基于DVI接口的LED視頻控制系統(tǒng)研究
EDID數(shù)據(jù)存放在DVI解碼電路的AM24LC02芯片中,該芯片為2Kb(256×8),I2C 總線、CMOS工藝的串行EEPROM存儲(chǔ)器。電源VCC的范圍為 2.7V~5.5V,可以通過(guò)把 WP引腳接電源來(lái)對(duì)整個(gè)存儲(chǔ)器寫保護(hù),此時(shí),存儲(chǔ)器的內(nèi)容不可更改。將DVI接口插座的第16腳(熱插拔檢測(cè)端)通過(guò)1KW上拉電阻和第14腳(+5V電源端)相連,構(gòu)成顯示設(shè)備的HPD (熱插拔檢測(cè))信號(hào)。AM24LC02芯片的時(shí)鐘線(SCL)、數(shù)據(jù)線(SDA)和DVI接口插座的第6、7腳相接,當(dāng)系統(tǒng)上電時(shí),AM24LC02 在時(shí)鐘 SCL 的同步控制下通過(guò) DDC 通道向PC機(jī)傳送 EDID數(shù)據(jù)。只有當(dāng)PC機(jī)識(shí)別和正確配置后,TDMS鏈路才會(huì)被激活。
TFP101A 是一種T.M.D.S.信號(hào)接收芯片,通過(guò)檢測(cè)DE信號(hào)的狀態(tài)轉(zhuǎn)變來(lái)確定鏈路的激活狀態(tài)。如果106個(gè)像素時(shí)鐘過(guò)后,DE狀態(tài)未發(fā)生變化,則認(rèn)為鏈路未激活,輸出SCDT (同步檢測(cè)指示信號(hào)) =0;在SCDT=0的情況下,如果發(fā)現(xiàn)在1024個(gè)像素時(shí)鐘內(nèi)DE信號(hào)有兩次轉(zhuǎn)變,則認(rèn)為鏈路已激活,輸出SCDT=1。RX2-和 RX2+表示紅色數(shù)據(jù)的差分信號(hào),RX1-和 RX1+表示綠色數(shù)據(jù)的差分信號(hào), RX0-和 RX0+表示藍(lán)色數(shù)據(jù)的差分信號(hào),分別與DVI接口的單鏈路通道相接(1、2、9、10、17、18腳);RXC-和 RXC+是表示時(shí)鐘的差分信號(hào),與鏈路時(shí)鐘相接(23、24腳)。TFP101A內(nèi)部鎖相環(huán)回路從時(shí)鐘通道獲得同步時(shí)鐘,為后繼的T.M.D.S.碼元數(shù)據(jù)恢復(fù)、像素時(shí)鐘同步以及T.M.D.S.信號(hào)解碼提供參考時(shí)鐘,同時(shí)也作為前端鎖存器對(duì)輸入信號(hào)進(jìn)行4倍過(guò)采樣的參考時(shí)鐘,T.M.D.S.解碼器將 10位的串行T.M.D.S.編碼解碼成8位并行像素?cái)?shù)據(jù)以及相應(yīng)控制信號(hào),并從輸出接口電路將像素?cái)?shù)據(jù)、控制信號(hào)、場(chǎng)同步信號(hào)和行同步信號(hào)并行輸出。
數(shù)據(jù)處理與顯示控制模塊
數(shù)據(jù)處理與顯示控制模塊主要負(fù)責(zé)對(duì)顯示數(shù)據(jù)作進(jìn)一步地轉(zhuǎn)換、處理,產(chǎn)生符合 LED顯示屏灰度級(jí)顯示的數(shù)據(jù),并將其送入驅(qū)動(dòng)電路。數(shù)據(jù)處理與顯示控制模塊原理圖如圖2所示,主要由數(shù)據(jù)緩沖處理(雙口RAM)、讀/寫控制、灰度掃描控制、驅(qū)動(dòng)4部分組成,SRAM1、SRAM2 作為幀數(shù)據(jù)存儲(chǔ)器。
圖2 數(shù)據(jù)處理與顯示控制模塊原理圖
評(píng)論