一種新型的LED屏獲取顯示數(shù)據(jù)方法
為了將系統(tǒng)消耗和能源浪費(fèi)降至最低,AD9884A包含一個(gè)內(nèi)部的+1.25v電壓參考,PLL從HSYNC產(chǎn)生一個(gè)像素時(shí)鐘,可編程增益、補(bǔ)償和箝位電路。使用者只需要提供一個(gè)+3.3v電源、模擬輸入、HSYNC信號(hào)。三態(tài)CMOS輸出可由2.5v-3.3v電源提供。
AD9884A的PLL鎖相環(huán)路從HSYNC信號(hào)輸入產(chǎn)生一個(gè)像素時(shí)鐘,像素時(shí)鐘的輸出頻率范圍從20MHz到140MHz。當(dāng)沒(méi)有HSYNC信號(hào),COAST信號(hào)存在時(shí),PLL維持它的輸出頻率。AD9884A提供32級(jí)采樣相位調(diào)節(jié)。數(shù)據(jù)、HSYNC信號(hào)和數(shù)據(jù)時(shí)鐘輸出相位關(guān)系是時(shí)刻保持一致的??梢杂猛獠繒r(shí)鐘輸入作為像素時(shí)鐘而不使用PLL。
箝位信號(hào)由內(nèi)部產(chǎn)生或由使用者通過(guò)CLAMP輸入管腳提供。
模數(shù)轉(zhuǎn)換芯片的內(nèi)部結(jié)構(gòu)框圖如圖2所示。本文引用地址:http://www.ex-cimer.com/article/169429.htm
" target="_blank">
4顯示屏數(shù)據(jù)接收
從模數(shù)轉(zhuǎn)換芯片輸出的三路RGB數(shù)字并行信號(hào)通過(guò)50針的數(shù)字輸出插座傳給顯示屏數(shù)據(jù)接收部分。接收部分由MC3486組成。掃描部分采用雙緩沖SRAM,每片存放一幀數(shù)據(jù),一片用于接收數(shù)據(jù)寫(xiě)入,另一片用于掃描數(shù)據(jù)讀出。用幀信號(hào)v進(jìn)行切換。數(shù)據(jù)寫(xiě)入列地址由傳送時(shí)鐘計(jì)數(shù)產(chǎn)生。行地址由行信號(hào)計(jì)數(shù)產(chǎn)生。掃描部分地址由晶體和計(jì)數(shù)器產(chǎn)生、地址切換采用二選一開(kāi)關(guān)完成。
" target="_blank">
5結(jié)論及未來(lái)發(fā)展方向
VGA轉(zhuǎn)換接口卡的設(shè)計(jì)目的就是為了解決目前多媒體視頻卡的尷尬境地,為顯示屏的發(fā)展提供實(shí)際的解決方案。無(wú)論微機(jī)技術(shù)如何發(fā)展,VGA轉(zhuǎn)換接口卡都能夠以不變應(yīng)萬(wàn)變,提供顯示屏所需要的并行輸入數(shù)字信號(hào)。VGA接口卡具備銀河多媒體卡所具有的所有功能,同時(shí)它在標(biāo)準(zhǔn)化方面已滿(mǎn)足和國(guó)際化接軌的要求,提供了更高質(zhì)量的圖形信號(hào)。
該產(chǎn)品具有較高的性能價(jià)格比,目前已應(yīng)用于顯示屏產(chǎn)業(yè)中并取得了較好的效果。
從DVI技術(shù)的發(fā)展我們可以看到數(shù)字接口是未來(lái)的發(fā)展方向,這也為LED顯示屏技術(shù)的發(fā)展提出了一個(gè)全新的思路。隨著DVI技術(shù)的普及,我們可以通過(guò)兼容模擬、數(shù)字信號(hào)的DVI-I接口,使模擬信號(hào)送入CRT顯示器,而另一路數(shù)字信號(hào)通過(guò)一系列的整合可送入大屏幕,提供大屏幕所需的并行數(shù)字信號(hào)。屆時(shí),LED顯示技術(shù)必將進(jìn)入一個(gè)更新的領(lǐng)域,為社會(huì)各行各業(yè)提供更高質(zhì)量的信息服務(wù)。
評(píng)論