<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于Q-Coder算術(shù)編碼器的IP核設(shè)計

          基于Q-Coder算術(shù)編碼器的IP核設(shè)計

          作者: 時間:2011-07-12 來源:網(wǎng)絡(luò) 收藏
          4 實驗結(jié)果與分析

          本文引用地址:http://www.ex-cimer.com/article/172630.htm

            (1)將Verilog源程序在QuartusⅡ軟件中綜合后,得到的參數(shù)如下:

            1)器件名稱:EP20K200efc484-2x;

            2)FPGA時鐘最高頻率:45.18MHz;

            3)Total logic elements:3660/8320 (44%)。

            (2)功能驗證。目前,只有JBIG[8]標(biāo)準(zhǔn)中有驗證編碼正確性的測試向量,因此該測試向量被用以測試本文核的正確性。需要說明的是:JBIG標(biāo)準(zhǔn)中的會產(chǎn)生“FF AC”標(biāo)志位[8],而JPEG2000中的M并不產(chǎn)生該標(biāo)志位[1]。

            將JBIG中的測試向量作為輸入,經(jīng)過本文的算術(shù)編碼核處理后的結(jié)果如圖5所示,由圖5可知本文的算術(shù)編碼核完全正確。

            

          圖5 JBIG測試向量輸出結(jié)果

            (3)由概述可知,Jasper軟件具有一定的權(quán)威性,因此在實驗中被使用。表1列出了對于同一個圖像文件,Jasper軟件中算術(shù)編碼模塊執(zhí)行所需的時間和本文設(shè)計的算術(shù)編碼IP核執(zhí)行所需的時間以及兩者時間之比。

            

          表1算術(shù)編碼執(zhí)行時間比較

            5 結(jié)論

            本文提出的一種實現(xiàn)算術(shù)編碼的集成電路IP核,經(jīng)過仿真和FPGA驗證,能夠符合JPEG2000標(biāo)準(zhǔn),仿真結(jié)果表明,在相同的條件下,該IP核編碼所需時間僅約為軟件編碼所需時間的40%,從而大大提高了算術(shù)編碼的效率,使得將來其應(yīng)用于實時處理系統(tǒng)成為可能;并且將來可以定制所需的ASIC電路,用于新一代數(shù)字照相機等具有廣泛市場前景的項目。


          上一頁 1 2 3 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();