DVB-C機(jī)頂盒信源解碼器的設(shè)計(jì)與實(shí)現(xiàn)
引言
近年來,我國廣播電視數(shù)字化發(fā)展的進(jìn)程明顯加快,從而直接引發(fā)了對機(jī)頂盒(Set-top Box)的巨大市場需求,凸顯了其重要性。在機(jī)頂盒的研發(fā)過程中,信源解碼器的研制是整個(gè)開發(fā)工作的基礎(chǔ)和核心。隨著機(jī)卡分離政策的出臺,信源解碼器的通用性和復(fù)雜性,使其在機(jī)頂盒終端的開發(fā)過程中變得更加重要。本文論述的即為符合DVB-C標(biāo)準(zhǔn)的數(shù)字有線電視機(jī)頂盒信源解碼器的設(shè)計(jì)與實(shí)現(xiàn)。
總體方案
機(jī)頂盒大體可以分成兩個(gè)功能部分:信道解調(diào)解碼部分和信源解碼部分。信道部分即前端,負(fù)責(zé)對數(shù)字電視信號進(jìn)行解調(diào)接收和信道解碼。由于前端的不同,機(jī)頂盒可分為數(shù)字衛(wèi)星機(jī)頂盒、數(shù)字地面機(jī)頂盒和數(shù)字有線機(jī)頂盒三種。
該信源解碼器是針對數(shù)字有線電視機(jī)頂盒研制的,將配接L64768前端,組成符合DVB-C標(biāo)準(zhǔn)的完整機(jī)頂盒方案。本文采用LSI Logic公司的基于SC2005的第二代單片信源解碼方案來實(shí)現(xiàn)解碼功能。該解碼器的結(jié)構(gòu)框圖如圖1所示,按功能可分為4個(gè)部分:以SC2005為核心的CPU及存儲控制子系統(tǒng);傳輸流解復(fù)用和音視頻解碼子系統(tǒng);圖形處理和屏幕菜單顯示及輸出子系統(tǒng);外圍接口子系統(tǒng)。
圖1 機(jī)頂盒信源解碼器
硬件實(shí)現(xiàn)
該信源解碼器的啟動代碼存儲在Flash Boot ROM中,所用字體則存儲在Flash Font ROM中。SC2005的兩個(gè)SDRAM存儲器接口分別與SDRAM-A和SDRAM-B相接。系統(tǒng)加電后,保存在Flash Boot ROM中的啟動代碼被調(diào)到SDRAM-B中執(zhí)行。時(shí)鐘由27MHz壓控振蕩器經(jīng)倍頻后提供。壓控振蕩器產(chǎn)生的時(shí)鐘信號經(jīng)過74LVC14整形后送到SC2005的VCXO引腳,并通過SDET引腳的輸出進(jìn)行同步恢復(fù)。傳輸流復(fù)用、音視頻解碼、圖形處理等功能均由SC2005內(nèi)部相應(yīng)的集成模塊配合外部相關(guān)電路來實(shí)現(xiàn)。
CPU及存儲控制子系統(tǒng)
SC2005集傳輸解復(fù)用器 L641x8和MPEG-2音視頻解碼器L64105的功能于一體,內(nèi)含EZ4102內(nèi)核、16KB指令Cache和8KB數(shù)據(jù)Cache,這是SC2005的核心組成部分。
該信源解碼器所用的兩片1M
相關(guān)推薦
技術(shù)專區(qū)
- FPGA
- DSP
- MCU
- 示波器
- 步進(jìn)電機(jī)
- Zigbee
- LabVIEW
- Arduino
- RFID
- NFC
- STM32
- Protel
- GPS
- MSP430
- Multisim
- 濾波器
- CAN總線
- 開關(guān)電源
- 單片機(jī)
- PCB
- USB
- ARM
- CPLD
- 連接器
- MEMS
- CMOS
- MIPS
- EMC
- EDA
- ROM
- 陀螺儀
- VHDL
- 比較器
- Verilog
- 穩(wěn)壓電源
- RAM
- AVR
- 傳感器
- 可控硅
- IGBT
- 嵌入式開發(fā)
- 逆變器
- Quartus
- RS-232
- Cyclone
- 電位器
- 電機(jī)控制
- 藍(lán)牙
- PLC
- PWM
- 汽車電子
- 轉(zhuǎn)換器
- 電源管理
- 信號放大器
評論