數(shù)字電源:為什么要重視精度?
在上一篇文章我們介紹了為什么要關(guān)注數(shù)字電源的數(shù)字側(cè),那么數(shù)字電源的模擬側(cè)又會(huì)是怎樣呢?數(shù)字電源器件另一端的精度重要嗎?實(shí)際上,它要比大部分人所認(rèn)識(shí)到的會(huì)重要得多。
本文引用地址:http://www.ex-cimer.com/article/174913.htm一個(gè)錯(cuò)誤預(yù)算的實(shí)例
讓我們用一個(gè)實(shí)際IC規(guī)格,并考慮精度是如何在其中發(fā)揮作用的。我們使用一片高端FPGA。FPGA的參數(shù)表(如下)確定了保證IC能夠正常工作的電源電壓。如果電源電壓超出了這一范圍,器件將不能保證正常工作。
圖1:FPGA參數(shù)規(guī)格
讓我們關(guān)注VCC電源軌,它在0.85V標(biāo)稱值上下有±30mV波動(dòng)。對于0.85V電源軌,誤差是±3.5%。
乍看起來,人們會(huì)認(rèn)為±3% POL能夠?qū)Υ诉M(jìn)行處理。不幸的是還有其他一些考慮。
圖2:10A POL負(fù)載響應(yīng)
這幅示波器截屏顯示了VCC POL輸出端上的一個(gè)10A負(fù)載脈沖。存在大約8mV的紋波和一個(gè)20mV的簡短壓降。這帶來的問題是:這些人為干擾是否必須處于±3.3%的規(guī)格范圍之內(nèi)呢?該示波器圖中的波形出現(xiàn)在POL的輸出端。我們必須要問:負(fù)載承受的是什么?
圖3:功率分配網(wǎng)絡(luò)(PDN)原理圖
電子管相關(guān)文章:電子管原理
評論