<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設計應用 > 一種低電壓低靜態(tài)電流LDO的電路設計(二)

          一種低電壓低靜態(tài)電流LDO的電路設計(二)

          作者: 時間:2013-04-26 來源:網絡 收藏

          暫態(tài)輸出電壓變化如圖5所示,當負載電流從0~30 mA瞬態(tài)變化時,輸出電壓變化最大僅為9 mV.

          4 結語

          本文給出了一種低電壓1.14 V、低靜態(tài)電流1.7 μA 的LDO,通過將帶隙基準電壓源與誤差放大器合二為一獲得精簡結構的LDO.

          因此實現(xiàn)了低靜態(tài)電流消耗,同時獲得較好的暫態(tài)輸出電壓性能,最大暫態(tài)電壓變化僅為9 mV.


          上一頁 1 2 下一頁

          關鍵詞: 驅動

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();