<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 一種基于DDS的寬帶頻率合成的設(shè)計

          一種基于DDS的寬帶頻率合成的設(shè)計

          作者: 時間:2012-02-20 來源:網(wǎng)絡(luò) 收藏

          摘要:針對高性能芯片AD9858器,分析的工作原理,給出器的原理框圖和實現(xiàn)過程,并對軟件控制流程進(jìn)行了詳細(xì)說明,結(jié)合理論時系統(tǒng)的相位噪聲和雜散性能做了簡要分析和計算,最后獲得測試結(jié)果驗證了AD9858器有較好的相位噪聲和雜散,達(dá)到了預(yù)期的目標(biāo)。
          關(guān)鍵詞:直接數(shù)字頻率合成;AD9858;YTO;鑒相

          目前頻率合成主要有3種方法:直接模擬合成法、鎖相環(huán)合成法和直接數(shù)字合成法。直接模擬合成法利用倍頻(乘法)、分頻(除法)、混頻(加法與減法)及濾波,從單一或幾個參數(shù)頻率中產(chǎn)生多個所需的頻率。該方法頻率轉(zhuǎn)換時間快(小于100 ns),但雜散譜太多,難以抑制。鎖相環(huán)合成法通過鎖相環(huán)完成頻率的加、減、乘、除運算。該方法結(jié)構(gòu)簡化、便于集成.且頻譜純度高,目前使用比較廣泛,但存在高分辨率和快轉(zhuǎn)換速度之間的矛盾,一般只能用于大步進(jìn)頻率合成技術(shù)中。直接數(shù)字合成()是近年來迅速發(fā)展起來的一種新的頻率合成方法。它的優(yōu)點主要是輸出頻率相對帶寬較寬,頻率轉(zhuǎn)換時間短,頻率分辨率極高,相位變化連續(xù),輸出波形的靈活性,并且DDS中幾乎所有部件都屬于數(shù)字電路,易于集成,功耗低、體積小、重量輕、可靠性高,且易于程控,使用相當(dāng)靈活,因此性價比極高。DDS也有局限性,主要表現(xiàn)在:輸出頻帶范圍有限,輸出雜散大。

          1 DDS工作原理
          DDS的基本原理是利用采樣定理,通過查表法產(chǎn)生波形。DDS的結(jié)構(gòu)有很多種,其基本的電路原理可用圖1來表示。

          本文引用地址:http://www.ex-cimer.com/article/177882.htm

          b.JPG


          相位累加器由N位加法器與N位累加寄存器級聯(lián)構(gòu)成。每來一個時鐘脈沖fs,加法器將頻率控制字k與累加寄存器輸出的累加相位數(shù)據(jù)相加,把相加后的結(jié)果送至累加寄存器的數(shù)據(jù)輸入端。累加寄存器將加法器在上一個時鐘脈沖作用后所產(chǎn)生的新相位數(shù)據(jù)反饋到加法器的輸入端,以使加法器在下一個時鐘脈沖的作用下繼續(xù)與頻率控制字相加。這樣,相位累加器在時鐘作用下,不斷對頻率控制字進(jìn)行線性相位累加。由此可以看出,相位累加器在每一個時鐘脈沖輸入時,把頻率控制字累加一次,相位累加器輸出的數(shù)據(jù)就是合成信號的相位,相位累加器的溢出頻率就是DDS輸出的信號頻率。
          目前DDS芯片有很多,但考慮到雜散的抑制以及頻率的精度,所以選用的是AD9858芯片。AD9858的工作頻率最高可達(dá)1 GHz,由于該芯片在時鐘輸入端提供有二分頻器,因而其外部時鐘最高可達(dá)2 GHz。AD9858內(nèi)部集成有10位數(shù)模轉(zhuǎn)換器,其頻率分辨率(即頻率累加器位數(shù))為32位,可輸出高達(dá)450 MHz的信號。而其內(nèi)部集成的可編程快鎖充電泵(CP)和150 MHz的鑒相器(PFD)使其非常適合于高速DDS和鎖相環(huán)結(jié)合應(yīng)用的場合;同時,它還提供有模擬混頻器,可適用DDS、PLL和混頻器相結(jié)合的應(yīng)用場合。此外,AD9858的雜散抑制性能和諧波抑制性能也非常突出。

          2 電路
          本方案主要有振蕩器、分頻模塊、AD9858、低通濾波器、環(huán)路濾波器、YTO驅(qū)動電路組成。利用DDS替代小數(shù)分頻實現(xiàn)頻率的微步進(jìn)。
          2.1 硬件原理
          工作原理框圖如圖2所示。

          c.JPG


          YTO振蕩器輸出作為鎖相環(huán)路的反饋信號,由于AD9858的時鐘最高可達(dá)2 GHz,所以反饋信號須經(jīng)過四分頻器后才能作為AD9858的參考時鐘fsysclk,參考時鐘fsysclk首先經(jīng)過內(nèi)置的2分頻作為DDS的采用時鐘。CPU根據(jù)YTO理論振蕩頻率計算出頻率控制字,然后送給AD9858頻率控制字寄存器,AD9858的輸出的頻率f0經(jīng)過150 MHz低通濾波器后和頻率參考fr進(jìn)行鑒相,這里鑒相器用的是AD9858內(nèi)部集成的鑒相器,鑒相器輸出的是電流信息,它是由內(nèi)部集成的可編程快鎖充電泵(CP)來提供的,這個電流不能直接來驅(qū)動YTO,所以經(jīng)過二階的無源環(huán)路濾波器轉(zhuǎn)換成誤差電壓,經(jīng)YTO驅(qū)動電路后來控制YTO調(diào)頻線圈,來鎖定YTO的頻率。
          2.2 AD9858的控制及軟件流程
          AD9858有2種工作模式:點頻模式和掃描模式。點頻模式,只要將控制寄存器(CFR)和頻率控制字(FTW)配置完畢,就可打開該功能。其中控制寄存器(CFR)是一個32位的寄存控器,有4個字節(jié),分別對應(yīng)的地址為0x00,0x01,0x02和0x03。本方案采用AD9858內(nèi)置150 MHz鑒相器,初始化時配置鑒相器位和極性位,關(guān)閉模擬混頻器。
          頻率調(diào)節(jié)字的計算公式:
          頻率控制字(FTW)=fox232/fsysclk (f0:輸出頻率fsysclk:參考時鐘)

          鑒相器相關(guān)文章:鑒相器原理

          上一頁 1 2 下一頁

          關(guān)鍵詞: 合成 設(shè)計 頻率 寬帶 DDS 基于

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();