一種應(yīng)用于開關(guān)電源的低壓高增益三級(jí)放大比較器
2 比較器的仿真結(jié)果分析
基于0.1 8μm CMOS工藝在Hspice下進(jìn)行仿真。采用電源電壓VDD=1.8V。
首先對(duì)本文設(shè)計(jì)的比較器進(jìn)行瞬態(tài)仿真,當(dāng)輸入Vin1=0.6V,Vin2=sin(0.6 500m 1k)時(shí),輸入輸出波形如圖6所示。圖3所示的是一級(jí)輸出、二級(jí)輸出和三級(jí)共源級(jí)輸出的波形。本文引用地址:http://www.ex-cimer.com/article/178851.htm
對(duì)輸出的增益進(jìn)行仿真,如圖7所示??梢娮畲?a class="contentlabel" href="http://www.ex-cimer.com/news/listbylabel/label/增益">增益為143dB。在-3dB處增益為143dB,頻率為377kHz。用.meas語句測(cè)試其最大增益、-3dB增益和-3dB增益頻率如圖8所示。
3 結(jié)束語
文中電路圖在LTspice下得到netlist后,在Hspice中進(jìn)行仿真。文獻(xiàn)中增益為104dB,工作頻率145kHz,文獻(xiàn)的增益為104dB,工作頻率為710kHz。本文和文獻(xiàn)在結(jié)構(gòu)上都采用三級(jí)結(jié)構(gòu),可見本文設(shè)計(jì)的比較器既可用作PWM比較器也可用于限流比較器,其本質(zhì)都是相同的。
評(píng)論