<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設計應用 > 串行A/D與FPGA在微型數(shù)據(jù)記錄儀中的應用

          串行A/D與FPGA在微型數(shù)據(jù)記錄儀中的應用

          作者: 時間:2011-07-19 來源:網(wǎng)絡 收藏


          ●控制字并行轉模塊
          控制字chO,ch1,ch2需要轉化成,通過din輸入至AD,控制通道選擇,循環(huán)輸入控制字則循環(huán)選擇3通道。將狀態(tài)控制字ch0、ch1、ch2傳輸至寄存器,在DCLK時鐘下降沿,提取第7位(高位),此時比較穩(wěn)定,然后寄存器向左位移。在DCLK時鐘上升沿傳輸至AD,實現(xiàn)控制目的。
          ●信號采集模塊
          A/D轉換器采集輸入后,轉換成并行數(shù)據(jù),傳輸至系統(tǒng)的數(shù)據(jù)總線。根據(jù)A/D轉換器采樣的基本時序可知,在dout引腳串行輸出數(shù)據(jù)時,din引腳應保持低電平,為了3個采樣通道近似同步數(shù)據(jù)采集,在經(jīng)過24個DCLK時鐘周期,對一個通道數(shù)據(jù)采集轉換輸出完成后,要在DCLK的第25個時鐘的上升沿,進入第二個通道的采集和轉換。最終實現(xiàn)在72個DCLK時鐘周期的狀態(tài)循環(huán)時序是A/D模塊控制的關鍵。

          3 計算機仿真分析與系統(tǒng)實現(xiàn)
          系統(tǒng)使用Actel公司基于FLASH結構單元的芯片,進一步的降低了系統(tǒng)的功耗,縮小了系統(tǒng)的體積,Actel 的集成開發(fā)環(huán)境Libero集成了仿真工具modelsim。以AD最高采樣頻率為例試驗,仿真時序波形如圖4。

          b.JPG


          A/D控制模塊中,在“clk_div”高電平時,實現(xiàn)寄存器“shuru”至寄存器“A”的數(shù)據(jù)傳遞,在“clk_div”低電平實現(xiàn)并行數(shù)據(jù)到串行數(shù)據(jù)的轉換,并通過“din輸出,圖4中顯示了“din輸出引腳3個控制字狀態(tài)的變化。
          示波器顯示din引腳控制字串行輸出三組控制字的循環(huán)變化,如圖5。

          c.JPG



          4 結論
          系統(tǒng)運用FPGA電平控制多通道A/D轉換器不同通道的選通,相比較單片機而言,更為穩(wěn)定可靠,采集數(shù)據(jù)流完整,使用基于FLASH架構的Actel公司FPGA進一步降低了數(shù)據(jù)系統(tǒng)的功耗,同時提高了系統(tǒng)在電磁干擾較強環(huán)境的穩(wěn)定性。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();