<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > 低功耗應用中µC外圍設備的選擇原則介紹

          低功耗應用中µC外圍設備的選擇原則介紹

          作者: 時間:2012-07-29 來源:網絡 收藏

           UART 數據用 10,922 波特或 8,192 波特的 UART 接收。由于 UART 在傳輸中間點對數據進行采樣以補償抖動,因此該點已經被選擇為接收 UART 的采樣點。在沒有行抖動的理想情況下,10,922 波特 UART 對第三數據位的開始兩次讀數都會是錯誤的而8,192 波特的UART 由于會完全遺漏第三位,很快就將出錯。由于應用的理想時鐘是實時時鐘模式,這使得在環(huán)境中處理很困難。解決這一問題的最好辦法就是將 &;C 與調制技術結合使用,用 32kHz 振蕩器提供非常精確的 2,400 波特,并完全能支持9,600 波特(參見圖 3)。

          本文引用地址:http://www.ex-cimer.com/article/186046.htm

            

            圖 3:在 9600 波特傳輸時采用時鐘調制的 32Khz 驅動 UART

            通過混合兩個時鐘除數解決錯誤,總體積累的錯誤消失,數據接收正確。這種方法對于9,600 波特或以下的 UART 通信很有效。對于高速通信,幾個 &;C 監(jiān)視 UART Rx 行的邊緣躍遷并觸發(fā) ISR 啟動內部高速振蕩器,驅動 CPU 并處理中斷。這使 &;C UART 能夠接收高速數據,而不必在 UART 空閑期間保持一個啟動的高速時鐘。如果使用外部振蕩器或內部振蕩器頻率太低,則由于啟動高速振蕩器需要一定的時間,第一次傳輸將失效。為克服這一限制和效率損失,設計人員應該考慮使用能夠喚醒并及時從 32kHz 或停機模式激活的處理器,從正在傳輸的 UART 恢復首次傳輸的數據。例如,系統(tǒng)時鐘需要在 25µs 內啟動,才能拾取起始位的中間點,從而正確接收 19,200 位的傳輸。

            許多低功耗應用通過 UART 將 µC 連接到 RS-485 傳感器網絡。支持尋址和多處理器(9 位)模式的 UART 非常適合于這種網絡。當第 9 位為 1(代表是一個地址)時,這些 UART 會生成一個 ISR,讓處理器能夠在其它傳感器通過系統(tǒng)發(fā)送數據時保持休眠狀態(tài)。某些 µC 會更進一步,在 UART 中加入地址匹配,僅在第 9 位是 1 且地址與在剩余 8 位中收到的數據匹配時才喚醒系統(tǒng)。

            模擬器件

            模擬器件模擬器件是最早的操作器件。模擬器件已經發(fā)展數十年,它是穩(wěn)定電源、為高速晶體電路提供過濾和穩(wěn)定性的必要器件,對監(jiān)控來自自然界的輸入信號也必不可少。

            模擬器件模擬器件是最早的操作器件。模擬器件已經發(fā)展數十年,它是穩(wěn)定電源、為高速晶體電路提供過濾和穩(wěn)定性的必要器件,對監(jiān)控來自自然界的輸入信號也必不可少。

            在待機模式下,模擬器件實際上不消耗功率。模擬-數字轉換器 (ADC) 斷電快,在待機模式下,甚至可以被視為一種低功耗應用。

            一旦加電,缺點即暴露無遺。一般來說,模擬器件在工作時需要的電流很大。例如,ADC 工作時需要的電流達數百微安。另外,模擬器件(例如內部基準時鐘)會使啟動時間增加幾毫秒,因為穩(wěn)定模擬器件需要相對較大的外部電容。另一種經常被集成的器件-集成溫度傳感器-通常是隨溫度改變的二極管電路,也需要相當大的電流。

            在低功耗應用中有幾個需要考慮的標準。如果 ADC 有內部振蕩器,就沒有必要對其它系統(tǒng)振蕩器加電來進行轉換。在這種情況下,處理器保持斷電狀態(tài),只有轉換完成時起,才需要開始工作。像 CPU 一樣,我們可以通過縮短執(zhí)行時間來降低功耗。ADC 轉換的速度越快,器件進入待機模式的速度越快。對于內部基準時鐘也是這樣?;鶞蕰r鐘啟動和穩(wěn)定得越快,轉換完成和模擬系統(tǒng)斷電的速度也越快。如果只是偶爾使用 ADC,某些處理器允許采樣時鐘斷電,讓跟蹤電路保持加電。這樣 ADC 就能夠進入較淺的休眠模式。這種功能的負面影響是,在進行轉換前,需要花較長時間來讓采樣和保持電路達到穩(wěn)定。

            轉換完成之后,有幾個 µC 集成了直接內存訪問 (DMA) 或先入先出 (FIFO) 緩沖存儲器,能夠將多個轉換存儲在RAM 中,而無需喚醒處理器。在一定數量的轉換到達之前,處理器會保持待機狀態(tài),而不是在每個轉換后喚醒處理器來將數據移入 RAM,這樣就可以降低功耗。

            許多低功耗 µC 內置內部模擬比較器,可以執(zhí)行簡單的模擬任務。有些制造商的比較器允許編程,可以通過延長響應時間降低功耗。

            起始點

            總之,µC 的選擇是由終端應用最終決定的,因此我們應從全面評估系統(tǒng)功能及其功率要求著手。許多處理器制造商宣稱其器件具備低功耗工作能力,但是不同的應用對“低功耗”一詞有不同的定義。是需要大量集成的速度更高的處理器,還是需要具有極深度睡眠模式的速度更低的處理器,更多地取決于內嵌系統(tǒng)的要求,而不是內嵌處理器所謂的“低功耗”工作能力。


          上一頁 1 2 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();