雷達(dá)導(dǎo)引頭DBS回波信號模擬器設(shè)計
2.2 目標(biāo)信號、噪聲產(chǎn)生模塊的設(shè)計
信號的波形數(shù)據(jù)用Matlab仿真產(chǎn)生,在FPGA設(shè)計的時候通過IP核調(diào)用存入ROM中,為了完成多種回波信號的模擬,分別將脈沖信號、線性調(diào)頻信號和非線性調(diào)頻信號存于3個ROM中,如圖4所示,控制模塊用于接收DSP的控制信號,選通相應(yīng)的發(fā)射信號。本文引用地址:http://www.ex-cimer.com/article/186128.htm
在雷達(dá)系統(tǒng)中存在著許多噪聲源,包括外部噪聲與接收機(jī)噪聲,它們的和形成了回波巾總的噪聲。通常,可將噪聲看作高斯白噪聲。實際上,所有情況下的噪聲都看作是在接收信號s(t)上進(jìn)行相加的高斯白噪聲。本設(shè)計疊加了高斯白噪聲。
2.3 多普勒頻率的設(shè)計思路
對模型進(jìn)行簡化,假設(shè)俯仰角β=0,那么:
由上式可知,在方位角α確定時,fd也是一個定值,這種定值的設(shè)計在FPGA中是通過DDS混頻來實現(xiàn)的。多普勒頻率調(diào)用Xilinx的IP核DDS產(chǎn)生。
評論