Allegro自動及交互繞線介紹
本文介紹Allegro自動及交互繞線的兩種方法,具體請見下面內(nèi)容。隨著高速PCB布線的普及,布線的連通已經(jīng)不能達到高速PCB設(shè)計的要求,布線長度要求是高速PCB會涉及到的一個基本問題。那怎樣在實際PCB布線中完成這些呢?
本文引用地址:http://www.ex-cimer.com/article/187027.htm一、 設(shè)定好相關(guān)參數(shù)后通過Specctra進行自動繞線;
具體命令在菜單:Route>Elongation by pick,見下圖:
操作步驟:
1,給需要繞線的Net設(shè)定長度規(guī)則
關(guān)于Net等長設(shè)定這里不再做作詳細介紹,如果對這部分有疑問請參考help相關(guān)文檔。
我們這里舉一個比較簡單的例子,對一個只有一對Pin Pair的網(wǎng)絡(luò)設(shè)定一個絕對長度,可以使用Edit-Properties,對一個Net進行定義,添加Propgation_Delay設(shè)定,值為:L:S:1500:1600,這個定義意思為給所選Net一個走線長度限制,范圍為1500mil到1600mil之間,
見下圖:
設(shè)定好了,點擊OK推出即可。
可以用Show Element來檢查一下設(shè)定是否OK,見下圖:
2,開啟長度檢查開關(guān)
點擊菜單Setup>Constraints或者直接點擊工具菜單 ,
出現(xiàn)窗體:
點擊Electrical constraint sets…
評論