<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > LVDS信號原理和設計

          LVDS信號原理和設計

          作者: 時間:2011-01-09 來源:網絡 收藏

          1.2 電平特性

            物理接口使用1.2V偏置電壓作為基準,提供大約400mV擺幅。

            驅動器由一個驅動差分線對的電流源組成(通常電流為3.5mA),LVDS接收器具有很高的輸入阻抗,因此驅動器輸出的電流大部分都流過100Ω 的匹配電阻,并在接收器的輸入端產生大約350mV 的電壓。

            電流源為恒流特性,終端電阻在100DD120歐姆之間,則電壓擺動幅度為:3.5mA * 100 = 350mV ;3.5mA * 120 = 420mV 。

            由邏輯“0”電平變化到邏輯“1”電平是需要時間的。

            由于LVDS物理電平變化在0。85DD1。55V之間,其由邏輯“0”電平到邏輯“1”電平變化的時間比TTL電平要快得多,所以LVDS更適合用來傳輸高速變化。其低壓特點,功耗也低。

            采用低壓技術適應高速變化信號,在微電子設計中的例子很多,如:FPGA芯片的內核供電電壓為2。5V或1.8V;PC機的CPU內核電壓,PIII800EB為1.8V;數據傳輸領域中很多功能芯片都采用低電壓技術。

            1.3 差分信號抗噪特性

            從差分信號傳輸線路上可以看出,若是理想狀況,線路沒有干擾時,

            在發(fā)送側,可以形象理解為:

            IN= IN+ - IN-

            在接收側,可以理解為:

            OUT= IN+ - IN- = IN

            所以:在實際線路傳輸中,線路存在干擾,并且同時出現(xiàn)在差分線對上,

            在發(fā)送側,仍然是:線路傳輸干擾同時存在于差分對上,假設干擾為q,則接收則:

            OUT=[(IN+)+q] - [(IN-)+ q]= IN+ - IN- = OUT= IN

            噪聲被抑止掉。

            上述可以形象理解差分方式抑止噪聲的能力。在實際芯片中,是在噪聲容限內,采用“比較”及“量化”來處理的。

            LVDS接收器可以承受至少±1V的驅動器與接收器之間的地的電壓變化。由于LVDS驅動器典型的偏置電壓為+1.2V,地的電壓變化、驅動器偏置電壓以及輕度耦合到的噪聲之和,在接收器的輸入端相對于接收器的地是共模電壓。這個共模范圍是:+0.2V~+2.2V。建議接收器的輸入電壓范圍為:0V~+2.4V。

            抑止共模噪聲是DS(差分信號)的共同特性,如RS485,RS422電平,采用差分平衡傳輸,由于其電平幅度大,更不容易受干擾,適合工業(yè)現(xiàn)場不太惡劣環(huán)境下通訊。


          上一頁 1 2 下一頁

          關鍵詞: LVDS 信號 原理

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();