<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > TTL或CMOS集電極開路輸出的功耗

          TTL或CMOS集電極開路輸出的功耗

          作者: 時(shí)間:2010-06-12 來源:網(wǎng)絡(luò) 收藏

          用來計(jì)算輸出電路靜態(tài)的公式如下:

          本文引用地址:http://www.ex-cimer.com/article/187947.htm

          其中:VT=上拉電阻的有效端接電壓
          R=端接電阻的有效值
          VHI=高電平輸出(通常等于VT)
          VLO=低電平輸出
          VEE=輸出晶體管的射極(或源極)的電源電壓
          P靜態(tài)=輸出驅(qū)動(dòng)器的

          BTL系列的收發(fā)器使用驅(qū)動(dòng)器,上拉電阻與+2.0V相連。邏輯工作電平為+2.0V和+1.0V。BTL驅(qū)動(dòng)電路包含一個(gè)肖特基二極管(見圖2.11中的D1),與它的輸出引腳串聯(lián)。當(dāng)Q1截止時(shí)此二極管反向偏置,形成一個(gè)非常低的輸出電容,典型值為6.5PF。低輸出電容是BTL技術(shù)的主要優(yōu)勢(shì)。

          在三態(tài)時(shí),推拉輸出電路總是用一個(gè)反向偏置的基極-發(fā)射極PN結(jié)與線路相連。PN結(jié)的結(jié)電容必須足夠大,以便能提供大的輸出驅(qū)動(dòng)電流,它遠(yuǎn)遠(yuǎn)大于一般的輸入電容。與之相反,BTL驅(qū)動(dòng)電路在轉(zhuǎn)為OFF狀態(tài)時(shí)的電容非常小。



          關(guān)鍵詞: CMOS TTL 集電極開路 功耗

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();