<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > 實用I/O地址譯碼電路設計

          實用I/O地址譯碼電路設計

          作者: 時間:2009-12-11 來源:網(wǎng)絡 收藏

          0 引言
          PC機的軟件資源十分豐富,而工控PC機的應用更是日益廣泛。為了達到與外部相聯(lián)系的目的,通常都會制做A/D、D/A等具有特定功能的卡,然后直接插入PC機主板的擴展槽上,而且每個卡都有自己的I/O地址。PC機器I/O地址范圍為000~3FFH,其中系統(tǒng)板和計算機外設占用了一部分,給用戶保留了一部分。但用戶地址譯碼要在卡上實現(xiàn),并且要避免與其它卡的地址沖突,它的地址應能用跳線或其它方法進行改變。

          本文引用地址:http://www.ex-cimer.com/article/188466.htm

          1 基于8位比較器的
          的核心器件為8位比較器74LS688,圖l所示是其電路圖,其中,SW為8位撥段開關,通過改變其開關位置,可以達到改變I/O地址的目的。74LS688比較器的功能見表1所列。當Pi=Qi(i=0,l,2…7)時,輸出有效。參與譯碼的地址線為A0~A9,其中與比較器相連的地址線為A2~A9,而A0一A1則留作卡上芯片的內部尋址。該的I/O地址選擇范圍較寬,為000H~3FFH。Pi和Qi的排列沒有按順序排的主要原因是考慮到PCB圖的布線美觀、方便(與比較器引腳有關)。AEN是PC總線的一個輸出信號。表1中的高電平表示計算機處于DMA響應周期,這時要禁止I/O地址譯碼。

          2 使用局部譯碼的譯碼電路
          使用局部譯碼的譯碼電路其原理圖見圖2所示。該電路的特點是有8路譯碼輸出,并可通過改變跳線S1、S2、S3來改變I/O的地址范圍。設跳線S1、S2、S3向上短接和非門的輸出相連時,狀態(tài)為“0”,而向下短接和非門輸入相連時,狀態(tài)為“1”,那么,會出現(xiàn)如


          上一頁 1 2 下一頁

          關鍵詞: 譯碼電路

          評論


          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();