<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > FPGA實現(xiàn)FIR抽取濾波器的設計

          FPGA實現(xiàn)FIR抽取濾波器的設計

          作者: 時間:2009-04-29 來源:網(wǎng)絡 收藏


          圖五移位加法器的波形仿真圖
          以上便是基于分布式算法的濾波器的三個主要模塊的分析,為了能使該濾波器能正常工作,還需要用VHDL語言編寫控制程序,使各模塊連接起來,總的來說,該濾波器的實現(xiàn)原理圖如下:

          圖六基于分布式算法的濾波器頂層原理圖在中,不論是基于乘累加的濾波器,還是基于分布式算法的FIR濾波器(包括FIR濾波器的各模塊)都是通過VHDL語言編程來實現(xiàn)的。

          5 結(jié)語
          本文所介紹的基于、采用分布式算法實現(xiàn)FIR濾波器的方法,在提高系統(tǒng)運行速度和節(jié)省硬件資源方面具有很大的優(yōu)勢?;诜植际剿惴ǖ腇IR濾波器結(jié)構(gòu)可以擴展成任意階數(shù)的FIR濾波器。而且,通過改變階數(shù)和查找表中的系數(shù),還可以將此設計靈活地運用于實現(xiàn)高通、低通和帶阻濾波器,可移植性較好。因此,這種方法在高速數(shù)字信號處理中將有很好的應用前景。


          上一頁 1 2 3 下一頁

          關鍵詞: FPGA FIR 抽取濾波器

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();