8 bit 800 Msps高速采樣保持電路的設(shè)計(jì)
隨著數(shù)字技術(shù)的突飛猛進(jìn),越來越多的電路系統(tǒng)將A/D轉(zhuǎn)換器作為一個(gè)子模塊集成到系統(tǒng)內(nèi)部。例如在便攜式數(shù)據(jù)傳輸、數(shù)字視頻和圖像處理等應(yīng)用系統(tǒng)中,8~12 bit分辨率的嵌入式A/D轉(zhuǎn)換器就是這些系統(tǒng)中一個(gè)非常重要的組成部分,采樣保持電路(SH)是數(shù)據(jù)采集系統(tǒng)。而A/D轉(zhuǎn)換器是最重要的組成部分之一,其性能直接決定著整個(gè)A/D轉(zhuǎn)換器的性能。隨著無線通信的迅速發(fā)展,要求數(shù)據(jù)的傳輸越來越快,復(fù)雜度不斷提高的調(diào)制系統(tǒng)和電路使A/D轉(zhuǎn)換器的采樣頻率逐漸接近射頻的數(shù)量級(jí)。在這樣高速的要求下,SH的作用就顯得更加的重要,因?yàn)樗梢韵鼳/D轉(zhuǎn)換器前端采樣級(jí)的大部分動(dòng)態(tài)錯(cuò)誤。
本文介紹了一種基于SiGe BiCMOS、開環(huán)全差分結(jié)構(gòu)的SH。采樣速率可以達(dá)到800 Msps,采樣精度可以達(dá)到8 bit,能夠適應(yīng)無線通信領(lǐng)域的要求。
1 電路設(shè)計(jì)
1.1 電路總體結(jié)構(gòu)
SiGe BiCMOS工藝具有高速、低功耗、低成本、高集成度的優(yōu)勢(shì),能夠很好地滿足本設(shè)計(jì)對(duì)SH設(shè)計(jì)指標(biāo)的要求,故設(shè)計(jì)工藝選定為SiGeBiCMOS。
采樣速率和精度要求的不同,決定了采樣電路拓?fù)浣Y(jié)構(gòu)。盡管閉環(huán)結(jié)構(gòu)的SH可以取得很高的精度,但是這種拓?fù)浣Y(jié)構(gòu)的SH頻率響應(yīng)較差。開環(huán)結(jié)構(gòu)的SH常用在高頻,為了達(dá)到較高的采樣速率,應(yīng)選擇開環(huán)結(jié)構(gòu)。開環(huán)結(jié)構(gòu)的SH通常由一個(gè)輸入緩沖器(IB),一個(gè)帶有采樣電容的開關(guān)和輸出緩沖器(OB)組成。
考慮SH的采樣精度為8 bit,采樣速率為800Msps性能指標(biāo)的要求,差分結(jié)構(gòu)能保證很好的噪聲性能,最終選擇了如圖1所示的全差分開環(huán)結(jié)構(gòu),其中包括輸入緩沖器、采樣開關(guān)、采樣電容和輸出緩沖器。采樣開關(guān)采用開關(guān)射極跟隨器(SEF)結(jié)構(gòu),輸入緩沖器提供反向隔離減少輸入端的開關(guān)噪聲,輸出緩沖器用來驅(qū)動(dòng)ADC。由于電路是全差分結(jié)構(gòu),電路完全對(duì)稱,為了更清楚地說明問題,圖2僅給出了單端電路,即整體電路的一半。將兩幅圖2對(duì)稱地接成全差分結(jié)構(gòu)即是本設(shè)計(jì)的最終電路。
1.2 電路分析
1.2.1 輸入緩沖器
輸入緩沖器的主要目的是將信號(hào)源與采樣部分分離,該電路的輸入電容一般都比較大。輸入緩沖器不能引入失真,且必須有一定的速度。理想的輸入緩沖器應(yīng)當(dāng)具有大帶寬、低噪聲、高線性度和單位增益等特點(diǎn)。圖2中的Q3、Q4、Q5的結(jié)構(gòu)在采樣時(shí)鐘的控制下能夠?qū)崿F(xiàn)很好的隔離效果;Q1實(shí)現(xiàn)電壓提升的作用。
1.2.2 SEF采樣開關(guān)
本設(shè)計(jì)中使用的開關(guān)是開關(guān)射極跟隨器,SEF既可以在高速度下運(yùn)行,又可以保持很好的線性度。
在圖2中,Q6、Q7、QS、I5是開關(guān)的主要部分。采樣模式時(shí),S相對(duì)于H是高電位,開關(guān)導(dǎo)通,I5流過QS和Q7。保持模式時(shí),H相對(duì)于S是高電位,開關(guān)關(guān)斷,I5經(jīng)過Q6,此時(shí)QS的基極電位被拉得很低,所以關(guān)斷。
諧波直接關(guān)系到電路的采樣精度。整個(gè)電路是全差分結(jié)構(gòu),所以只考慮奇次諧波,其中三次諧波是最大的諧波,直接決定SFDR(無雜波動(dòng)態(tài)范圍),從而決定采樣精度,采樣精度的近似計(jì)算公式如式(1)。ENOB表示有效位
開關(guān)部分對(duì)電路的三次諧波影響最大,三次諧波的計(jì)算公式為
式中:VT是熱電壓;I5是圖2中開關(guān)的電流;A是輸入信號(hào)的幅度;ic=2πAfinC5,fin是輸入信號(hào)的頻率。
從式(2)中可以看出,要減小三次諧波就要選擇較大的I5、較小的A、fin和CS。但是選擇較大的I5會(huì)增加功耗,引入更大的噪聲;較小的A、fin會(huì)減小輸入信號(hào)的可用范圍,限制采樣頻率(特別是在每周期相干采樣2個(gè)點(diǎn)的最嚴(yán)酷情況下);較小的Cs會(huì)增加噪聲(kT/C)。所以要獲得良好的電路性能就要折中考慮這些因素,同時(shí)還要考慮本文隨后介紹的其他影響。本設(shè)計(jì)中VT=26 mV,A=1 V,fin=387.5 MHz,Cs=450fF,I5=1.46 mA,得HD3≈-54.6 dB,可見理論值與一52.8 dB的實(shí)際值比較接近,電路性能可以滿足要求。
圖2中PM2、Qclp是一種電壓穩(wěn)定結(jié)構(gòu),將在后面介紹。Rs是為了改善輸出電壓的振鈴減小建立時(shí)間而加入的一個(gè)小電阻。
1.2.3 輸出緩沖器
評(píng)論