<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > Synopsys推出DesignWare ARC HS處理器

          Synopsys推出DesignWare ARC HS處理器

          作者: 時間:2013-11-19 來源:IC設(shè)計與制造 收藏

            專為最高DMIPS/mm2和DMIPS/milliwatt而優(yōu)化的全新高性能效率設(shè)計

          本文引用地址:http://www.ex-cimer.com/article/189469.htm

            為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(, Inc., 納斯達克股票市場代碼:SNPS)日前宣布:其全新DesignWare? ARC? HS系列的首批產(chǎn)品現(xiàn)已開始供貨。該批32位ARC HS34和HS36是迄今為止性能最高的ARC內(nèi)核,在采用典型的28納米(nm)硅工藝時,可提供高達2.2GHz 的速度和1.9 DMIPS/MHz的性能。新的HS處理器專門針對在完成高速數(shù)據(jù)和信號處理任務(wù)時的功率效率(DMIPS/mW)和面積效率(DMIPS/mm2)進行了優(yōu)化。這種優(yōu)化使它們非常適合于系統(tǒng)級芯片(SoC)中的嵌入式以及深度嵌入式處理器,這些SoC可用于諸如固態(tài)硬盤、連網(wǎng)設(shè)備、汽車控制器、媒體播放器、數(shù)字電視、機頂盒和家庭聯(lián)網(wǎng)產(chǎn)品等。

            “為了跟上數(shù)字電視市場中不斷演講的市場需求,我們的設(shè)計團隊一直都承受著以更低的功耗和成本點來提供更高性能的壓力,” Abilis Systems公司首席執(zhí)行官Yves Mathys說道:“的ARC HS處理器將使我們能夠在自己的嵌入式設(shè)計中,將高性能和低功耗提升到一個新的水平,同時顯著地縮小芯片面積。通過充分利用ARC的硬件和軟件開發(fā)工具以及第三方的支持,也將幫助我們使設(shè)計計劃步入正軌,這對我們推出新的數(shù)字媒體產(chǎn)品至關(guān)重要。”

            可擴展的性能

            新的ARC HS處理器系列采用下一代ARCv2指令集架構(gòu)(ISA),它支持在非常微小的硅面積上以超低功耗來實現(xiàn)高性能的嵌入式和深度嵌入式設(shè)計。在采用典型的28納米工藝來生產(chǎn)時,HS內(nèi)核在小到0.15mm2的面積上,僅消耗低至0.025mW/MHz的功率。這些內(nèi)核都帶有一個高速的10級流水線處理,它支持亂序執(zhí)行、最低的閑置處理器周期和最大化的指令吞吐量。

            精密的分支預(yù)測和后段的ALU提高了指令處理的效率。為了加快數(shù)學(xué)函數(shù)的執(zhí)行,ARC HS處理器為設(shè)計師提供了用以實現(xiàn)一個硬件整數(shù)除法、用于64位乘法的指令、累加乘法器(MAC)、向量加法和向量減法的可選項,以及一個可配置的、兼容IEEE754的浮點單元(單精度或者雙精度或者兩者同時)。與上一代ARC內(nèi)核相比,這些基于ARCv2內(nèi)核的代碼密度提高了18%,同時降低了存儲器的需求。HS處理器支持緊耦合的存儲器以及指令和數(shù)據(jù)高速緩存(只限HS36),并帶有可加速數(shù)據(jù)傳輸?shù)娜?4位負載加倍/存儲加倍和非一致性內(nèi)存訪問功能。可選擇的糾錯碼(ECC)硬件可針對需要更高內(nèi)存可靠性和保護級別的應(yīng)用在處理器中為所有的存儲器提供。

            “當(dāng)功率和晶體管預(yù)算都不是問題的時候,面向高性能設(shè)計處理器并不是難事。更大的困難在于設(shè)計既是小型化又要高效的處理器,不僅要為今天提供足夠的性能,又要為將來的增長留有額外的余量,”Linley Group公司的首席分析師Linley Gwennap說道:“為了優(yōu)化其面向嵌入式應(yīng)用的ARC HS內(nèi)核,公司采用了一種更直接的方法,即通過采用一種異常靈活的CPU,在使用更少的晶體管以及更低功耗的同時提供高處理流量,而SoC設(shè)計師可以對該CPU實施多樣化的定制。其強勁的功率效率和低成本硅面積占用將吸引許多嵌入式系統(tǒng)開發(fā)人員。”

            可配置性和可擴展性

            高度可配置的ARC HS處理器允許設(shè)計師去定制其SoC上內(nèi)核的每個實例,以實現(xiàn)性能、功耗和面積的最佳平衡。用戶可以定義到處理器流水線的指令擴展,因而支持對其自己的專有硬件加速器的集成,從而極大地提高了針對特定應(yīng)用的性能,同時降低功耗和所需內(nèi)存的數(shù)量。原生的ARM?AMBA?AXI?和AHB?標(biāo)準(zhǔn)接口可針對32位或64位事務(wù)進行配置,以優(yōu)化系統(tǒng)的流通量。CPU在同一個周期內(nèi)可直接訪問系統(tǒng)級芯片(SoC)外設(shè),從而將系統(tǒng)級延遲降到最低并實現(xiàn)最大化的硬件集成。HS34和H36內(nèi)核通過整合功能來同時優(yōu)化處理器和系統(tǒng)的性能效率,使設(shè)計人員能夠創(chuàng)造出更大的產(chǎn)品差異化,同時降低成本。

            強健的軟件開發(fā)支持

            這些新的HS內(nèi)核得到了Synopsys MetaWare開發(fā)工具包的支持,它是在ARC處理器上完成嵌入式軟件開發(fā)、調(diào)試和優(yōu)化的完整解決方案。該套件包括一個用于生成高效代碼的優(yōu)化型編譯器,一個面向最大軟件可見度的調(diào)試器,以及一個用于硬件完成前軟件開發(fā)的快速指令集模擬器(ISS)。一個100%周期精確的模擬器也可用于設(shè)計優(yōu)化和驗證。支持HS系列處理器的操作系統(tǒng)(OS)包括Synopsys的MQX RTOS,它是一個專為高確定性響應(yīng)時間和內(nèi)存效率進行優(yōu)化的全功能實時操作系統(tǒng)。ARC Access項目合作伙伴提供了支持在ARC HS處理器上進行軟件開發(fā)的第三方硬件和軟件工具,包括由Ashling Microsystems 和Lauterbach提供的先進調(diào)試工具,以及Express Logic提供的廣受歡迎的ThreadX RTOS。

            “立足于每年超過13億片的ARC芯片出貨量,我們強烈地認識到每一代全新的電子設(shè)備都要求處理器去滿足以更低功耗和更小面積實現(xiàn)更高性能的‘自相矛盾’的目標(biāo),而這正是ARC HS處理器系列可以提供的,”Synopsys公司IP和系統(tǒng)產(chǎn)品市場營銷全球副總裁John Koeter說道:“ARC HS34和HS36內(nèi)核代表了ARC產(chǎn)品組合所取得的一個重大進展,同時證實了Synopsys通過延伸ARC產(chǎn)品路線圖,以滿足設(shè)計師不斷演講的嵌入式需求的承諾。”



          關(guān)鍵詞: Synopsys 處理器

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();