PCIE 3.0 的接收機(jī)物理層測試方案
PCIE 3.0 接收端測試抖動(dòng)源校準(zhǔn)連接示意圖:
來自于PCIE 3.0 規(guī)范的接收機(jī)測試的抖動(dòng)源校準(zhǔn)連接圖及要求:
示波器采集到數(shù)據(jù)后會(huì)自動(dòng)導(dǎo)入到Sigtest 中進(jìn)行測試分析,眼圖測試的后處理(包括CTLE/DFE/CDR 等可以在Sigtest 中完成,也可以使用力科示波器SDA830Zi-A 中的
SDAII/EYEDOCTORII 軟件完成),力科示波器中集成了Sigtest 軟件。
PCIE 3.0 接收端抖動(dòng)容限測試設(shè)置及連接示意圖及測試結(jié)果:
接收機(jī)測試推薦使用的碼型為Modified Compliance Pattern ;對(duì)于Add-In Card 被測件來說,誤碼測試儀輸出的100MHz 的時(shí)鐘需要連接到CBB 板的時(shí)鐘輸入端口;對(duì)于System 被測件來說,CLB 板上來自于被測系統(tǒng)的100MHz 時(shí)鐘輸出需要連接到誤碼儀的參考時(shí)鐘輸入,經(jīng)過規(guī)范要求的PLL 濾波后,用于驅(qū)動(dòng)儀器的信號(hào)傳輸。誤碼儀做誤碼檢測時(shí)需要過濾到為了信號(hào)同步而插入的SKP 碼。
評(píng)論