<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 無向量測試是測試高速I/O的最佳方法

          無向量測試是測試高速I/O的最佳方法

          作者: 時間:2012-05-14 來源:網(wǎng)絡(luò) 收藏

          大批量半導(dǎo)體芯片制造商必須解決以下這道難題,即如何經(jīng)濟高效地嵌入在大型數(shù)字系統(tǒng)級芯片設(shè)計中的多個多通道高速I/O接口(如PCI Express、HyperTransport和 Infiniband)。雖然結(jié)合了閉環(huán)操作的片上內(nèi)置自(BIST)被廣泛地用來替代昂貴的自動設(shè)備(ATE),但它仍具有高速模擬部分缺陷覆蓋率不高的不足,而這將嚴重影響整體產(chǎn)品的質(zhì)量。

          本文引用地址:http://www.ex-cimer.com/article/193876.htm

          現(xiàn)在,出現(xiàn)了一種新興的被稱為“無測試”的,它同時擁有BIST和ATE兩種的優(yōu)勢:即片上I/O BIST的經(jīng)濟高效性和基于ATE的信號完整性測量。特別是,該理念將ATE參數(shù)測試與片上測試內(nèi)容生成和比較結(jié)合起來,從而形成了硅芯片與ATE設(shè)備之 間的良好協(xié)同,其結(jié)果是產(chǎn)生了一種嵌入在硅芯片中的可用于大批量制造測試的經(jīng)濟型優(yōu)化解決方案。

          傳統(tǒng)的ATE架構(gòu)由提供測試源的ATE和處理任務(wù)模式測試的線速組成。隨著速率持續(xù)增加到超過每秒千兆位的門限,特別是對于高速I/O接口,在ATE上提供這一能力的成本在大批量制造環(huán)境中變得極具挑戰(zhàn)性。

          為了將對ATE測試的依賴性減到最小,很多芯片制造商正在使用片上BIST結(jié)構(gòu)與閉環(huán)模式的組合。由于今天的硅工藝已達到很高的集成度,因此在硅片上適當(dāng)占用一些面積是完全可以接受的。

          不幸的是,BIST不能執(zhí)行任務(wù)模式參數(shù)測試,而這對于高速I/O接口的集成來說卻非常重要。在每秒幾千兆位的速率上,不可能再將信號作為純數(shù)字信號來處理。一些信號完整性參數(shù)(如時序抖動和噪聲電平)都必須加以考慮以保持足夠的缺陷覆蓋率和滿足所要求的質(zhì)量水平。

          融合兩種方法的優(yōu)勢

          無向量測試是一種利用ATE和BIST兩種方法優(yōu)勢的更為協(xié)同的測試方法。借助這種方法,ATE可有效地作為BIST/回環(huán)中的環(huán)路擴展,測試人員無需再提供任務(wù)模式向量和線速比較,而只需負責(zé)進行信號完整性驗證。

          由于向量生成和線速比較能力傳統(tǒng)上抬高了ATE測試通道的成本,因此這種雙測試方法可為大批量制造提供一種更為經(jīng)濟的測試解決方案。

          以下介紹其工作原理。片上BIST電路在所需的數(shù)據(jù)速率上提供測試內(nèi)容,然后再根據(jù)閉環(huán)模式下的標準協(xié)議來測試這些內(nèi)容。ATE則負責(zé)執(zhí)行片上電路所難以完成的信號完整性測量。

          參數(shù)測量的設(shè)置并不需要向量,因此這種測試方法被稱為無向量參數(shù)測試。待測參數(shù)取決于應(yīng)用,其范圍可從簡單的抖動生成、容限、接收靈敏度、直至像數(shù)據(jù)對時鐘偏斜等更為復(fù)雜的參數(shù)。

          33.gif

          那么這又對設(shè)計者產(chǎn)生那些影響呢?設(shè)計者現(xiàn)在只需在IC上創(chuàng)建一種機制,這種機制用來為芯片的功能驗證和在ATE上進行的參 數(shù)測試提供測試內(nèi)容。設(shè)計者必須通過一種給鎖相環(huán)施加最大壓力的“殺手級”圖案(pattern)來產(chǎn)生最壞情況下的信號完整性條件。這種方法具有一個明 確的優(yōu)勢:即設(shè)計者可以利用與其用來設(shè)計SoC測試電路相同的技術(shù),而毋需等待開發(fā)新的ATE技術(shù)。

          閉環(huán)通道

          對ATE來說,閉環(huán)通道可通過ATE中更為經(jīng)濟高效的回環(huán)通道卡來擴展,這可允許對所需的信號完整性參數(shù)實現(xiàn)獨立向量測量, 以及允許對直流測量資源進行隨意訪問。這種回環(huán)通道卡可被配置用來測量像抖動這樣的信號完整性參數(shù),并允許測試工程師將這些參數(shù)反饋給接收機。這允許利用 同一塊卡同時測量發(fā)射器信號完整性和接收器容限。

          對成本敏感度更高的應(yīng)用,可以只提供一種通過/失敗這樣的簡單二元測試,以進一步降低ATE卡的成本。

          實現(xiàn)低成本參數(shù)閉環(huán)測試解決方案的方式有多種,其中一些解決方案將抖動插入模塊增加到“待測設(shè)計”(DUT)板中,但這些方法存在插入的抖動會隨數(shù)據(jù)速率變化這種不利因素。

          一種更為靈活的方法包括一個可調(diào)“數(shù)據(jù)眼”調(diào)節(jié)器,它允許實現(xiàn)獨立的抖動及信號電平調(diào)整。

          由于這不能通過DUT板上的無源器件來實現(xiàn),因此ATE中的專用回環(huán)卡不失為一種合適的選擇,它使得用戶能對利用ATE軟件打開的眼圖進行編程。

          將片上BIST與ATE輔助的回環(huán)測試結(jié)合在一起的協(xié)同方法,可實現(xiàn)比以往任何一種測試方法都更為有效的高速I/O接口測試解決方案。盡管它確實需要設(shè)計者去開發(fā)一些用來支持參數(shù)及邏輯測試的機制,但現(xiàn)有EDA能力可以很容易支持這些機制的創(chuàng)建。

          BIST與ATE的結(jié)合可實現(xiàn)一種更為經(jīng)濟高效的大批量制造解決方案,這種方案可提供新型SoC芯片模擬測試所需的高缺陷覆蓋率及質(zhì)量水平。

          Bernd Laquai是安捷倫科技公司計算與通信半導(dǎo)體測試研發(fā)部測試方法研究顧問。

          鎖相環(huán)相關(guān)文章:鎖相環(huán)原理


          關(guān)鍵詞: 測試 向量 方法

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();