<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 簡論FPGA在自定義測試中的四種應(yīng)用情況

          簡論FPGA在自定義測試中的四種應(yīng)用情況

          作者: 時間:2012-03-15 來源:網(wǎng)絡(luò) 收藏

          可以通過專享的硬件資源進行處理數(shù)據(jù),從而實現(xiàn)較高的吞吐率,可以比通過I/O硬件先獲取數(shù)據(jù)再通過軟件執(zhí)行數(shù)據(jù)處理的速率更快。結(jié)合技術(shù)的系統(tǒng),不是按照傳統(tǒng)意義上的“采集、數(shù)據(jù)傳輸、后處理”模式,而是可以直接在I/O采集之后就直接在硬件上執(zhí)行數(shù)據(jù)處理,這種系統(tǒng)可以連續(xù)地被測設(shè)備,從而縮短時間。

          本文引用地址:http://www.ex-cimer.com/article/194302.htm

          通過FPGA上的專用硬件資源可以實現(xiàn)實時測量,如快速傅里葉變換(FFT)等?;贔PGA硬件本身所具有并行執(zhí)行特性,可以對多個輸入通道同時進行測量,或者對單通道同時進行多種計算參數(shù)的測量。

          11.jpg

          圖1:使用FPGA硬件生成測試向量,并對采集數(shù)據(jù)進行實時連續(xù)分析

          2 觸發(fā)和采集

          使用FPGA可以進行連續(xù)的實時信號處理或數(shù)據(jù)計算,從而可以添加觸發(fā)和數(shù)據(jù)記錄功能,從而有選擇地傳遞所需的數(shù)據(jù)。相對于只能執(zhí)行一組固定操作的傳統(tǒng)儀器,帶有FPGA儀器的可重置特性可以滿足特定的硬件應(yīng)用需求。

          例如,頻域觸發(fā)應(yīng)用就體現(xiàn)了FPGA可重置特性的優(yōu)勢。有些傳統(tǒng)頻譜分析儀可以使用頻率觸發(fā)功能,但不能實時進行。另一方面,矢量信號分析儀(VSA)可進行實時功率觸發(fā),但不能實時地選擇感興趣的頻率信號。通過將FPGA技術(shù)添加到矢量信號分析儀中,您可以創(chuàng)建一個實時的、頻率相關(guān)的觸發(fā)功能,或者可以根據(jù)需要執(zhí)行其他的觸發(fā)操作。

          3 自定義協(xié)議接口

          FPGA可以直接在硬件上對數(shù)據(jù)進行編解碼,而無需使用軟件將信號信息編碼成協(xié)議信號(或?qū)f(xié)議信號解碼成信號信息)。這樣就可以幫助簡化測試系統(tǒng)軟件,因為系統(tǒng)軟件只需要處理信號信息,使得協(xié)議級通信變得可行。而在過去,在只有預(yù)定義測試向量的情況下,是不適合通過軟件進行帶有協(xié)議通訊的測試的(例如,當基于協(xié)議數(shù)據(jù)需要快速決策時)。FPGA對于那些從接收到發(fā)送數(shù)據(jù)間需要快速響應(yīng)的應(yīng)用也是有必要的,在這種情形下,測試硬件必須能夠快速檢測和響應(yīng)。

          因為FPGA是可通過軟件進行重配置的硬件資源,因此對于同一硬件,可以通過不同配置支持多種協(xié)議,從而促進硬件的重復(fù)使用。此外,還可以利用FPGA的硬件級執(zhí)行性能實現(xiàn)復(fù)雜的協(xié)議狀態(tài)機,此外基于FPGA的并行執(zhí)行特性,可以實現(xiàn)同一協(xié)議接口的多個實例,從而進行多個被測設(shè)備的并行測試。

          4 閉環(huán)控制和動態(tài)測試

          如今有許多被測設(shè)備需要與測試環(huán)境進行實時的信號交互,在這種情況下,如果測試系統(tǒng)不能對被測設(shè)備提供實時反饋信息,就可能無法提供足夠的測試覆蓋范圍。例如,現(xiàn)代通信方案通常包含確認數(shù)據(jù)包或比特數(shù)據(jù)。如果測試系統(tǒng)不能準確地解析這些確認數(shù)據(jù)包或比特,并及時作出響應(yīng),那么可能無法正確地測試被測設(shè)備。在大多數(shù)情況下,只有硬件(FPGA)可以提供這種低延遲響應(yīng)。

          另一個實例是硬件在環(huán)(HIL)測試系統(tǒng)。在HIL系統(tǒng)中,待測設(shè)備通常是控制器,而測試系統(tǒng)必須模擬被控對象的行為。這樣可以提高對控制器進行測試的性能和可靠性;在某些情況下,還可以在被控對象生產(chǎn)出來之前先通過測試系統(tǒng)模擬被控對象,從而對控制器的功能進行驗證。FPGA的高性能和低延遲可以基于確定性的閉環(huán)循環(huán)周期來準確地模擬被控對象的行為。

          22.jpg

          圖2:FPGA硬件可以對協(xié)議級通信進行編碼和解碼,從而簡化測試系統(tǒng)軟件



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();