警用旋翼機(jī)數(shù)據(jù)處理及傳輸系統(tǒng)設(shè)計(jì)
為滿足上述要求,選用sAA7111A為視頻采集芯片,Hi3510為視頻壓縮和控制芯片。
SAA7111A采用總線控制,其中SCL為串行時(shí)鐘,SDA為串行數(shù)據(jù)信號(hào)。SAA7111A具有4路模擬輸入端AI11、AI12、AI21和AI22,從某輸入端輸入的視頻圖像信號(hào)經(jīng)模擬處理后,一路經(jīng)過(guò)A/D轉(zhuǎn)換輸出數(shù)字亮度和色度信號(hào),另一路通過(guò)緩沖器輸出到AOUT端用于監(jiān)視。在進(jìn)行亮度信號(hào)和色度信號(hào)處理后,亮度信號(hào)的其中一路將送到色度信號(hào)處理器進(jìn)行處理,產(chǎn)生的亮度信號(hào)(Y)和色差信號(hào)(UV)經(jīng)格式化后從16位的視頻輸出端口(VPO)輸出;另一路亮度信號(hào)則進(jìn)入同步分離器,并且通過(guò)數(shù)字鎖相環(huán)(PLL)產(chǎn)生相應(yīng)的行同步信號(hào)(HS)和場(chǎng)同步信號(hào)(VS)。同時(shí),PLL將驅(qū)動(dòng)時(shí)鐘發(fā)生器,以產(chǎn)生HS鎖定的時(shí)鐘信號(hào)LLC和LL2。其內(nèi)部功能如圖2所示。本文引用地址:http://www.ex-cimer.com/article/194625.htm
Hi3510采用高壓縮比、低失真度的H.264編碼方式和BP H 264算法,具有ARM926KJ-S、DSP雙處理器內(nèi)核以及硬件加速引擎的多核高集成度的SoC構(gòu)架,視頻處理功能強(qiáng)大。具有獨(dú)立的16 kB指令Cache和16 kB數(shù)據(jù)Cache,內(nèi)嵌16 kB指令緊耦合存儲(chǔ)器和8 kB數(shù)據(jù)緊耦合存儲(chǔ)器以及DSP增強(qiáng)結(jié)構(gòu),內(nèi)嵌32×16 MAC和Java硬件加速器,內(nèi)置MMU,支持多種開(kāi)放式操作系統(tǒng),最高工作主頻可達(dá)240 MI·s-1,其功能結(jié)構(gòu)如圖3所示。
在使用SAA7111A前必須先對(duì)Hi3510中DSP的I2C控制模塊進(jìn)行初始化,通過(guò)SAA7111A上的I2C總線接口引腳(SDA)和引腳(SCL)來(lái)設(shè)定SAA711 1A寄存器的工作參數(shù)。I2C模塊初始化結(jié)構(gòu)如下:
評(píng)論