一種用于高精度ADC片上測試的信號發(fā)生器
本文中運(yùn)算放大器采用兩級結(jié)構(gòu),如圖3所示。其中:輸入級采用帶增益自舉電路的套筒式共源共柵結(jié)構(gòu),包括主運(yùn)放和輔助運(yùn)放。主運(yùn)放采用NMOS輸入的套筒式共源共柵結(jié)構(gòu),具有高增益、低功耗以及良好的頻率特性。輔助運(yùn)放OP1,OP2分別為采用PMOS輸入和NMOS輸入的折疊式共源共柵全差分結(jié)構(gòu),進(jìn)一步提高運(yùn)放增益。第二級采用共源結(jié)構(gòu)來改善套筒式共源共柵結(jié)構(gòu)輸出擺幅小的缺點(diǎn),同時(shí)也能一定程度上提高運(yùn)算放大器的開環(huán)增益。由于級數(shù)增加也會引入新的零極點(diǎn),從而會影響運(yùn)放的穩(wěn)定性。所以,必須加入補(bǔ)償電容C,使相位裕度滿足要求。本文引用地址:http://www.ex-cimer.com/article/195109.htm
由Spectre仿真所得的運(yùn)算放大器的交流幅頻、相頻特性如圖4所示。表1總結(jié)了運(yùn)算放大器的基本性能參數(shù)。
3.2 遲滯比較器設(shè)計(jì)
遲滯比較器的遲滯特性是比較器中引入正反饋的結(jié)果。遲滯比較器有兩個(gè)輸入閾值,當(dāng)輸入電壓經(jīng)過其中一個(gè)閾值時(shí)輸出電壓會改變,同時(shí)輸入閾值會跳變到另一個(gè)值。要再次改變輸出,輸入必須到達(dá)跳變之后的閾值,在輸出改變的同時(shí),閾值又會跳變回原來的值。本文所采用的遲滯比較器電路及輸入-輸出特性曲線如圖5所示。
兩個(gè)輸入閾值分別為:
遲滯比較器中的比較器電路采用兩級開環(huán)運(yùn)放實(shí)現(xiàn),由于比較器后級是一個(gè)2 mΩ的電阻,所以必須使比較器輸出級電阻足夠低,以防止由于電阻分壓而導(dǎo)致比較器輸出電壓達(dá)不到電源電壓以及地電壓。因此,在兩級開環(huán)運(yùn)放之后增加了一個(gè)大寬長比的反相器鏈以獲得較低的輸出電阻,如圖6所示。
評論