<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 基于SOPC的自定義外設(shè)FIFO

          基于SOPC的自定義外設(shè)FIFO

          作者: 時(shí)間:2011-01-11 來(lái)源:網(wǎng)絡(luò) 收藏

          3.1.3 行為模塊
          行為模塊實(shí)現(xiàn)元件的硬件功能,當(dāng)寫(xiě)請(qǐng)求(wrreq)信號(hào)有效時(shí),向數(shù)據(jù)寄存器中寫(xiě)入數(shù)據(jù),當(dāng)讀請(qǐng)求(rdreq)信號(hào)有效時(shí),讀取數(shù)據(jù)寄存器中的數(shù)據(jù)。在QuartusⅡ7.2環(huán)境下,基于EP2C20Q240C8器件的接口的仿真波形如圖1所示。
          d.jpg

          3.2 接口模塊的添加
          在Quartus II工程中打開(kāi) Builder,在 Builder界面的左欄中點(diǎn)擊Create new component打開(kāi)創(chuàng)建元件向?qū)?,彈出Component Editor,在HDL Files選項(xiàng)卡中添加HDL文件( interface.vhd),并將其設(shè)置為頂層模塊。在Signals選項(xiàng)卡中出現(xiàn)FIFO interface中定義的信號(hào)。若出現(xiàn)紅色字體表示錯(cuò)誤,需要將其接口類型修改一下,如reset n被指定為clock類型,傳輸方向?yàn)閕nput,數(shù)據(jù)寬度為1,read-data被指定為avalon_slave類型,傳輸方向?yàn)閛utput,數(shù)據(jù)寬度為32,data被指定為export類型,傳輸方向?yàn)閑xport,數(shù)據(jù)寬度為32,等等。修改完之后,F(xiàn)IFO的地址對(duì)齊方式選擇動(dòng)態(tài)地址對(duì)齊Mermory(use dynamic bussizing)。時(shí)序設(shè)置也很重要,設(shè)置不當(dāng)會(huì)造成數(shù)據(jù)的錯(cuò)誤傳輸。系統(tǒng)FIFO的讀寫(xiě)時(shí)鐘為50MHz,周期為20ns,設(shè)定建立時(shí)間為 1ns,將所有設(shè)置設(shè)置完之后進(jìn)行保存。保存完之后在該工程目錄下會(huì)出現(xiàn)FIFO_interface_hw.tcl文件,F(xiàn)IFO控制器接口就出現(xiàn)在左欄中,若想在其它工程中使用該控制器,最簡(jiǎn)單的方法是將FIFO_inter-face.vhd、FIFO interface hw.tcl在FIFO interface hw.tcl~放在一個(gè)文件夾里,并將此文件夾放在QuartusⅡ的安裝目錄的ip文件夾中。
          3.3 Nios CPU模塊
          搭建好框架之后,生成CPU原理圖模塊如圖2所示。其中第二部分就是FIFO接口文件生成的模塊圖,包括輸入信號(hào)(data、 empty、full)和輸出信號(hào)(rdclk、rdreq、wrreq)。兩個(gè)PIO接口con和seg,分別用作數(shù)碼管的位選通和段選通。

          c.JPG

          4 軟件設(shè)計(jì)
          軟件設(shè)計(jì)包括寄存器頭文件、驅(qū)動(dòng)軟件及測(cè)試程序的設(shè)計(jì)。寄存器頭文件FIFO reg.h定義了對(duì)FIFO進(jìn)行讀寫(xiě)操作的宏。IORD和IOWR是硬件抽象層提供的兩個(gè)訪問(wèn)寄存器的C語(yǔ)言宏。下面代碼是對(duì)FIFO的數(shù)據(jù)寄存器、狀態(tài)寄存器和控制寄存器進(jìn)行讀寫(xiě)操作的宏。
          驅(qū)動(dòng)軟件包括FIFO.h和FIFO.c文件。FIFO.h定義了驅(qū)動(dòng)函數(shù)的原型和常量,F(xiàn)IFO.c則實(shí)現(xiàn)驅(qū)動(dòng)函數(shù)的功能。FIFO.c中定義了一個(gè)函數(shù),實(shí)現(xiàn)將采集到的數(shù)據(jù)在數(shù)碼管上顯示的功能。例如采集到電壓值為5V電壓時(shí),數(shù)碼管上顯示5.00。

          5 結(jié)束語(yǔ)
          本文通過(guò)介紹基于SOPC的FIFO接口的詳細(xì)過(guò)程,用戶可以在SOPC設(shè)計(jì)環(huán)境下任意接口控制器。定制元件是SOPC Builder靈活性的重要體現(xiàn),大大擴(kuò)展了NiosⅡ系統(tǒng)的應(yīng)用范圍。本設(shè)計(jì)采用VHDL語(yǔ)言編寫(xiě)SOPC用戶邏輯模塊,實(shí)現(xiàn)FIFO接口控制器的設(shè)計(jì),此模塊已經(jīng)成功地在FFGA上實(shí)現(xiàn)數(shù)據(jù)采集模塊與Nios CPU之間的通信。通過(guò)創(chuàng)建元件配置向?qū)Фㄖ艶IFO接口元件的方法,對(duì)定制元件的設(shè)計(jì)具有較好的借鑒作用。

          本文引用地址:http://www.ex-cimer.com/article/195146.htm

          上一頁(yè) 1 2 下一頁(yè)

          關(guān)鍵詞: SOPC FIFO 自定義 外設(shè)

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();