某型聲自導(dǎo)頭自動(dòng)測(cè)試系統(tǒng)設(shè)計(jì)與研究
4.2 軟件總流程
5 電磁兼容性
電磁兼容性是測(cè)試系統(tǒng)的重要性能之一,測(cè)試系統(tǒng)電磁兼容設(shè)計(jì)是實(shí)現(xiàn)測(cè)試系統(tǒng)規(guī)定功能、使測(cè)試系統(tǒng)效能得到充分發(fā)揮的重要保證。在進(jìn)行測(cè)試系統(tǒng)功能設(shè)計(jì)的同時(shí)進(jìn)行電磁兼容設(shè)計(jì)。電磁兼容設(shè)計(jì)的目的是使所設(shè)計(jì)測(cè)試系統(tǒng)在預(yù)期的電磁兼容環(huán)境中實(shí)現(xiàn)電磁兼容。
5.1 測(cè)試系統(tǒng)電磁干擾源
測(cè)試系統(tǒng)電磁干擾源來(lái)自兩個(gè)方面:測(cè)試系統(tǒng)外部電磁干擾;測(cè)試系統(tǒng)內(nèi)部電磁干擾。
(1)強(qiáng)電信號(hào)和弱電信號(hào)共存;
(2)變壓器、繼電器、開(kāi)關(guān)等部件的干擾;
(3)組件之間的共源及共地干擾;
(4)其他干擾。
5.2 電磁耦合途徑分析
通過(guò)分析可以確定下列途徑為測(cè)試系統(tǒng)電磁耦合途徑:
(1)供用電源引起的傳導(dǎo)干擾;
(2)接地系統(tǒng)所產(chǎn)生的共阻抗干擾;
(3)互連線間由于分布參數(shù)所引起的信號(hào)串?dāng)_;
(4)互連線與機(jī)殼端接方式不當(dāng)引起的共模發(fā)射干擾。
5.3 測(cè)試系統(tǒng)設(shè)計(jì)中采取的電磁干擾抑制措施
(1)對(duì)敏感電路及干擾電路分別采取用不同電源進(jìn)行供電,對(duì)開(kāi)關(guān)電源進(jìn)行濾波;
(2)電纜敷設(shè)時(shí)盡量把電源線和信號(hào)線分開(kāi),把輸入端和輸出端分開(kāi)。
(3)把敏感電纜設(shè)到遠(yuǎn)離電源、變壓器和其他大功率裝置的地方。
(4)采用屏蔽、濾波和搭接等兼容性措施使感性耦合和容性耦合的干擾減小到容許程度。
(5)根據(jù)電路特性分別設(shè)立數(shù)字地、模擬地,并采取單點(diǎn)接地方案。
(6)電氣線路接插件的外殼采取適當(dāng)屏蔽措施。
6 總結(jié)
通過(guò)對(duì)某型反潛自導(dǎo)魚(yú)雷聲制導(dǎo)頭的性能分析,提出了測(cè)試設(shè)備總體設(shè)計(jì)方案。介紹了聲制導(dǎo)頭各部分的測(cè)試原理、方法,信號(hào)隔離電路,軟件部分采用面向?qū)ο?、可視化設(shè)計(jì)的快速應(yīng)用開(kāi)發(fā)軟件平臺(tái)Labview完成編輯、編譯、連接、調(diào)試,最后提出了電磁兼容性設(shè)計(jì)。
本文引用地址:http://www.ex-cimer.com/article/195170.htm
評(píng)論