<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > R2R 架構(gòu)與電阻串DAC架構(gòu)的區(qū)別

          R2R 架構(gòu)與電阻串DAC架構(gòu)的區(qū)別

          作者: 時(shí)間:2016-03-16 來源:網(wǎng)絡(luò) 收藏

            當(dāng)我們在專門研究模數(shù)轉(zhuǎn)換器(ADC)、運(yùn)算放大器(OpAmp)、數(shù)模轉(zhuǎn)換器()以及其他電子架構(gòu)的工程類院校修完其主干課程以后,您可能會認(rèn)為您已理解了這些電路的所有基本功能。大多數(shù)人均對ADC的工作原理有了一個(gè)很好的了解,但是對的工作原理卻不太熟悉,它究竟有何功能呢?同樣,對于大多數(shù)人來說,只不過是一個(gè)輸入端為數(shù)字信號數(shù)據(jù)而輸出端為模擬信號數(shù)據(jù)的“黑匣子”。只有為數(shù)不多的人知道其在架構(gòu)方面的區(qū)別,以及與梯形架構(gòu)相比一個(gè)電阻串架構(gòu)(stringarchitecture)所具有的優(yōu)點(diǎn)和缺點(diǎn),反之亦然。了解他們之間的不同之處并了解這些通用DAC的工作原理可以使設(shè)計(jì)人員為其應(yīng)用選擇最佳的DAC。

          本文引用地址:http://www.ex-cimer.com/article/201603/288330.htm

            由于DAC通常被視為一個(gè)輸入端為數(shù)字信號數(shù)據(jù)而輸出端為模擬信號數(shù)據(jù)的“黑匣子”,所以在這一點(diǎn)上我就不多說了。數(shù)字?jǐn)?shù)據(jù)可以是串行數(shù)據(jù)格式也可以是并行數(shù)據(jù)格式。串行接口(例如,對數(shù)字?jǐn)?shù)據(jù)流進(jìn)行串行傳輸?shù)腟PI或I2C接口)就像是一個(gè)進(jìn)入“黑匣子”的項(xiàng)鏈或鏈條,而并行接口會將一個(gè)時(shí)鐘周期中所有的必要的比特?cái)?shù)加載到該器件中。在該器件的另一端,模擬輸出信號為是一個(gè)電壓或一個(gè)電流,請參見圖1。

             

           

            圖1數(shù)模轉(zhuǎn)換器的主要功能

            不同的輸入接口所提供的數(shù)據(jù)格式也有所不同,所以在速度、引腳數(shù)量、芯片面積、器件尺寸以及靈活性上都有很大的不同。然而,這兩種接口(串行接口或并行接口)均可以將數(shù)字?jǐn)?shù)據(jù)輸入到該器件中。

            一旦數(shù)字?jǐn)?shù)據(jù)被輸入到黑匣子(第一個(gè)功能塊),那么輸入寄存器就會像串行-并行轉(zhuǎn)換那樣工作,或者在多通道器件中對該數(shù)據(jù)進(jìn)行存儲,直到該數(shù)據(jù)被傳輸至單個(gè)DAC寄存器中。在輸入寄存器和DAC架構(gòu)之間起連接作用的DAC寄存器將起到一個(gè)存儲器的作用,并對數(shù)字?jǐn)?shù)據(jù)加以存儲。

            在DAC設(shè)計(jì)之初,該DAC寄存器為一個(gè)保存數(shù)字?jǐn)?shù)據(jù)的外部存儲器。如果沒有該DAC寄存器,那么由于模擬電路的實(shí)時(shí)饋入,DAC的輸出將隨著外部輸入總路線的任何變化而立即發(fā)生變化。在用戶決定用新代碼更新DAC寄存器之前,該數(shù)據(jù)會一直駐留在DAC寄存器之中。DAC寄存器主要起到了一個(gè)觸發(fā)電路的作用。

             

           

            圖2基本的功能塊架構(gòu)

            當(dāng)今的高精度DAC主要采用了兩種架構(gòu):架構(gòu)和電阻串架構(gòu)。這兩種架構(gòu)均為采用了一些數(shù)字控制邏輯的模擬電路。通過一款基本的架構(gòu),就有可能生成一個(gè)電流輸出或電壓輸出;而電阻串架構(gòu)只能利用一個(gè)輸出緩沖器生成一個(gè)電壓輸出,如圖2中的輸出電路結(jié)構(gòu)圖所示。在電流輸出的情況下,沒有實(shí)施輸出緩沖器。

            電阻串架構(gòu)

            顧名思義,電阻串架構(gòu)就是一個(gè)以串聯(lián)形式放置的一串電阻,以構(gòu)建一個(gè)電阻串。從理論上來說,您可能會需要256個(gè)電阻才能構(gòu)建一款8位DAC(28=256),(請參見圖3)。

             

           

            圖3主要的電壓輸出電阻串架構(gòu)

            提高精度也就是說要增加所需電阻的數(shù)量以構(gòu)建一個(gè)電阻串DAC。對于一款16位DAC而言,可能需要65,536個(gè)電阻才能生成所有可能的電壓/數(shù)字階躍(step)。但是,在現(xiàn)實(shí)真正的設(shè)計(jì)中,在一顆芯片上實(shí)施近66,000個(gè)電阻是不切實(shí)際的,對于當(dāng)今的小封裝,低功耗和低成本要求而言尤為如此。因此,設(shè)計(jì)人員推出了其它更小的電路設(shè)計(jì)方案,如可降低電阻串上所需電阻數(shù)量以及接觸點(diǎn)的內(nèi)插式放大器,從而實(shí)現(xiàn)了功耗更低且更節(jié)省空間的設(shè)計(jì)。該內(nèi)插式放大器用來代替輸出緩沖器。當(dāng)今的一些電阻串架構(gòu)擁有一個(gè)可用作放大器外部反饋環(huán)路的引腳。

            圖3顯示了一款包含了內(nèi)部輸出緩沖器的電阻串架構(gòu),該緩沖器可生成相當(dāng)于數(shù)字輸入代碼的電壓輸出。

            由于特定的電阻串架構(gòu),電阻串DAC具有低成本和保證單調(diào)性能的優(yōu)點(diǎn)。值得一提的另外一個(gè)很重要的優(yōu)點(diǎn)是可以實(shí)現(xiàn)小型封裝的低功耗和小裸片面積,從而使他們非常適合便攜式應(yīng)用。其另外一個(gè)優(yōu)點(diǎn)是輸出緩沖器已經(jīng)包括在該架構(gòu)之中,從而無需使用更多的板上外部組件。其次,該輸出緩沖器還實(shí)現(xiàn)了內(nèi)部電阻和模擬電路與外界的隔離,這在低阻抗電路中非常有用。許多應(yīng)用都要求低突波能量,這也是電阻串架構(gòu)的另外一個(gè)優(yōu)點(diǎn)所在。

            另一方面,由于電阻串設(shè)計(jì)的更高阻抗,所以其噪聲通常會高于R2R架構(gòu)的噪聲。設(shè)計(jì)人員還應(yīng)該清楚地知道有限的精度(亦稱為積分非線性(INL))。較早的設(shè)計(jì)通常在中-60最低位(LSB)提供INL數(shù)字,而較新型的一些設(shè)計(jì)則利用改進(jìn)的工藝技術(shù),現(xiàn)在可以在4LSB區(qū)域提供典型的INL數(shù)字。對于諸如馬達(dá)控制或過程控制的許多閉環(huán)應(yīng)用而言,一個(gè)典型的4LSBINL就已經(jīng)足夠了。然而,對于其它應(yīng)用而言(如:自動測試設(shè)備),這還遠(yuǎn)遠(yuǎn)不夠,那些應(yīng)用通常需要1LSBINL。因此,就有了另外一種不同的架構(gòu):R2R架構(gòu)。

            R2R架構(gòu)

            R2R架構(gòu)主要是由形成一個(gè)電阻梯形的并聯(lián)電阻組成。圖4顯示了一種可能的R2R梯形,這是一款乘法DAC(MDAC),其R2R梯形的頂部與外部參考電壓相連。訪架構(gòu)可以輸出一個(gè)相當(dāng)于數(shù)字輸入代碼的電流。

             

           

            圖4主要的電流輸出R2R架構(gòu)

            在硅片中實(shí)施一個(gè)R2R梯形的另一種方法如圖5所示。其外部參考電壓沒有和R2R梯形直接連接。根據(jù)不同的數(shù)字輸入代碼,開關(guān)將通過R2R網(wǎng)絡(luò)把參考電壓或接地電平連接至輸出緩沖器,該輸出緩沖器將所生成的電壓信號轉(zhuǎn)換成輸出電壓。

             

           

            圖5主要的電壓輸出R2R架構(gòu)

            圖5所示的架構(gòu)只允許從0V到應(yīng)用外部參考電壓的單極輸出電壓(請注意,DAC的電源電壓必須等于或高于參考電壓)。通過將接地電平連接至一個(gè)額外的外部負(fù)參考電壓可以對后來提及的架構(gòu)進(jìn)行修改,而通過修改該架構(gòu)則可以實(shí)現(xiàn)雙極運(yùn)行。圖6顯示了修改后的架構(gòu)。此種類型的架構(gòu)還可用于選擇靈活的參考電壓。雖然VREFL可以為負(fù)電壓,但不需要讓其為負(fù)電壓。但是,VREFL必須要低于VREFH。詳盡的描述與參數(shù)請參見現(xiàn)有的產(chǎn)品說明書,如:DAC7714。

             

           

            圖6主要的雙極R2R架構(gòu)

            R2RDAC具有低噪聲和高精度的優(yōu)點(diǎn),其可能會提供±1LSBINL的卓越精度和DNL性能。而且,該架構(gòu)可實(shí)現(xiàn)高電壓輸出,MDAC擁有較快的建立時(shí)間(小于0.3μsec),以及大于10MHz的乘法帶寬。一般而言,其他R2R拓?fù)浣Y(jié)構(gòu)僅擁有中等的建立時(shí)間性能。

            對于更寬泛的應(yīng)用范圍(如數(shù)控校驗(yàn)或工業(yè)可編程邏輯控制(PLC))而言,MDAC在使用設(shè)計(jì)人員所選擇的外部輸出緩沖器方面的靈活性使該架構(gòu)類型更為有用。設(shè)計(jì)人員可以為特定的應(yīng)用挑選最佳的運(yùn)算放大器。另一方面,對于板上器件數(shù)量不斷增加的低阻抗連接而言,需要一個(gè)外部緩沖器。其次,與R2R架構(gòu)相比,突波能量當(dāng)然更適合電阻串架構(gòu),因此,對于波形生成和其他突波能量敏感型應(yīng)用而言,很少采用R2RDAC。

            結(jié)論

            我們不但要考慮諸如增益誤差或偏移誤差等其他電氣規(guī)范,而且還要考慮隨著溫度變化而發(fā)生的漂移或滿量程誤差等重要的參數(shù),這些參數(shù)通常與具體的架構(gòu)無關(guān)。為了有一個(gè)良好的開端,設(shè)計(jì)人員應(yīng)首先查看基本要求并問問自己對最低精度和線性度有何要求。如果是在閉環(huán)應(yīng)用中,那么一款較低成本且線性較差的電阻串DAC就足夠了;而如果是在開路應(yīng)用中,則R2R架構(gòu)在提供更佳的線性度和更高的精度方面就顯得更加出色



          關(guān)鍵詞: R2R DAC

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();