組合邏輯電路的特點(diǎn)及結(jié)構(gòu)分析
組合邏輯電路特點(diǎn)
本文引用地址:http://www.ex-cimer.com/article/201608/294840.htm?、俳M合電路是由邏輯門(表示的數(shù)字器件)和電子元件組成的電路,電路中沒(méi)有反饋,沒(méi)有記憶元件;
?、诮M合電路任一時(shí)刻的輸出狀態(tài)僅取決于該時(shí)刻各輸入的狀態(tài)組合,而與時(shí)間變量無(wú)關(guān)。
組合邏輯電路結(jié)構(gòu)
組合邏輯電路: 任一時(shí)刻的輸出狀態(tài)僅取決于該時(shí)刻各輸入狀態(tài)組合的數(shù)字電路。
由真值表知,電路將輸入二進(jìn)制碼A3A2A1 轉(zhuǎn)換輸出循環(huán)碼Y3 Y2 Y1。即任何時(shí)刻,輸入一組二進(jìn)制碼,輸出便是該組碼對(duì)應(yīng)的循環(huán)碼,而與時(shí)間變量無(wú)關(guān)。
組合邏輯電路的分析
組合邏輯電路的分析:從給定的邏輯電路圖求出輸出函數(shù)的邏輯功能。即求出邏輯表達(dá)式和真值表。
步驟一般為:
(1)推導(dǎo)邏輯電路輸出函數(shù)的邏輯表達(dá)式并化簡(jiǎn)。
首先將邏輯圖中各個(gè)門的輸出都標(biāo)上字母,然后從輸入級(jí)開(kāi)始,逐級(jí)推導(dǎo)出各個(gè)門的輸出函數(shù)。
(2)由邏輯表達(dá)式建立真值表
作真值表的方法是首先將輸入信號(hào)的所有組合列表,然后將各組合代入輸出函數(shù)得到輸出信號(hào)值。
(3)分析真值表,判斷邏輯電路的功能
例 試分析圖所示的邏輯電路圖的功能。
圖 例的電路圖
解:(1)根據(jù)邏輯圖寫(xiě)出邏輯函數(shù)式并化簡(jiǎn)
(2)列真值表如表。
(3)分析邏輯功能
由真值表可知:
A、B相同時(shí)Y=1,A、B,不相同時(shí) Y=0,所以該電路是同或邏輯電路。
評(píng)論