<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 羅姆推出FPGA用電源穩(wěn)壓器及模塊

          羅姆推出FPGA用電源穩(wěn)壓器及模塊

          作者: 時間:2016-09-12 來源:網絡 收藏

          近年來,電子設備(應用)的多樣化與高性能化以驚人的速度不斷發(fā)展??梢哉f,這種趨勢使各產品的開發(fā)周期縮短,并給半導體技術帶來了巨大的發(fā)展空間。

          本文引用地址:http://www.ex-cimer.com/article/201609/303920.htm

          在這種背景下,被稱為的LSI為電子設備的開發(fā)作出了巨大貢獻,它比以往任何時候更引人關注,市場規(guī)模不斷擴大。

          1.何謂

          為Field Programmable Gate Array的縮寫,意為在現場(Field)、可擦寫(Programmable=可編程)的、邏輯門(Gate)呈陣列(Array)狀排布的半定制LSI,簡言之,即“后期電路可擦寫邏輯元件”。

          產品售出后也可進行再設計,可順利進行產品的更新以及新協議標準的應對。這是制成后內容即被固定的ASIC (Application Specific Integrated Circuit:特定應用定制IC)和ASSP (Application Specific Standard Product:特定應用的功能專業(yè)化的標準、市售IC)所沒有的、只有FPGA才具備的特點。

          FPGA不僅具備可再編程的靈活性,隨著近年來技術的發(fā)展,FPGA的高集成度、高性能化、低功耗化、低成本化也在不斷進步,FPGA已經逐漸具備了與ASIC和ASSP同等程度的功能,因此,在各種電子設備中的應用日益廣泛。

          2.FPGA所需求的電源規(guī)格

          ROHM于今年7月開發(fā)出并發(fā)布了對應最新FPGA的、即Xilinx公司生產的28nm制程7系列的開關穩(wěn)壓控制器“BD95601MUV(1ch)”、“BD95602MUV(2ch)”。另外,還開發(fā)出用于AVNET Internix公司FPGA用開發(fā)套件(Mini

          Module Plus)(照片1)的電源模塊板。(照片2)

          照片1:AVNET Internix公司生產的FPGA用開發(fā)套件(Mini Module Plus)

          照片2:ROHM電源模塊板

          這兩種成為參考設計的電源IC性能非常好,而且通用性強,不僅可用于FPGA,還可在更廣泛的應用中使用。

          圖1:電源模塊的輸出結構與FPGA的電源要求

          最近的高端FPGA(此次AVNET Internix公司的開發(fā)套件為Xilinx Kintex-7用),由于其制程工藝的微細化以及與其相應的低電壓化、內核部與接口部的電源分離以及數字電路與模擬電路的混裝等多電源化,必然需要先進的電源管理。電壓精度當然要求低波紋,而且要求具備投入時序管理和優(yōu)異的負載瞬態(tài)響應性能。圖1為ROHM電源模塊的輸出結構,表示生成上述項目的各開關穩(wěn)壓控制器與電壓/電流。

          這種模塊需要內部電路、I/O、RAM、收發(fā)器用等共8種電壓。以內部電路用VCCINT為例,電壓精度為±3%。

          系統(tǒng)電壓等通常為±5%,因此,僅從比例考慮的話±3%可視為稍微苛刻的要求,但按實際的容許電壓考慮的話:3.3V±3%為3.3V±99mV,VCCINT=1.0V±3%為1.0V±30mV即、VCCINT的容差僅為±30mV,當電壓較低時,實際的容許電壓值要求嚴格。這對于具有波紋電壓的開關穩(wěn)壓器來說是非常苛刻的條件,如果負載瞬態(tài)響應速度不夠快,也很容易超出容許范圍。對于電源來說,實現低電壓高電流輸出、高精度高穩(wěn)定性是巨大的課題。

          另外,不僅是電源精度,對于多數電源來說,都已詳細規(guī)定了電源上電時序、斷電時序,不滿足這些要求就會發(fā)生FPGA不啟動等問題。

          D實現高速負載瞬態(tài)響應的ROHM開關穩(wěn)壓控制器D

          使這些FPGA可靠地啟動、穩(wěn)定地工作的開關穩(wěn)壓控制器“BD95601MUV(1ch)”、“BD95602MUV(2ch)”的主要規(guī)格如下。

          【特點】

          ?采用ROHM獨創(chuàng)的可高速負載瞬態(tài)響應的H3RegTM控制方式

          ?最高效率達95%以上

          ?可選擇輕負載時進行間歇脈沖控制的輕負載模式、重視低波紋控制的PWM連續(xù)控制模式、輕負載時防嘯叫控制的靜音輕負載模式

          ?搭載實現多種電源時序的可調軟啟動端子、P.G.輸出端子

          ?搭載各種保護功能(OCP、SCP、UVLO、TSD)

          【規(guī)格概要】

          參見表1?;旧希瑑煞N產品都是高效同步整流的降壓型控制器,不僅在重負載時的效率高,輕負載時的效率

          也很高。標準電壓為0.75V/0.7V,適用低電壓,±1%的精度對于前述的±3%的精度來說具有充分的余量。不僅

          如此,通過ROHM獨創(chuàng)的H3RegTM控制模式實現了高速負載瞬態(tài)響應(圖2),非常適合用作FPGA電源。

          表1:BD95601MUV(1ch)、BD95602MUV(2ch)的規(guī)格概要

          圖2:負載電流急劇變動也可用最小限的電壓降實現高速負載瞬態(tài)響應

          【高速負載瞬態(tài)響應H3RegTM控制】

          為了提高負載瞬態(tài)響應的速度,有一種解決方案是使用恒定導通時間控制,但H3RegTM控制是進一步提高負載

          急劇變動時的瞬態(tài)響應速度的、改進型(改良形)恒定導通時間控制方式(圖3)。

          圖3:ROHM獨創(chuàng)的高速負載瞬態(tài)響應H3RegTM控制

          ?為了與內部電壓控制比較器輸入的標準電壓(REF)進行比較,將被分壓的輸出電壓反饋給FB引腳;

          ?在正常運行中,H3RegTM控制器一旦檢測到FB引腳的電壓低于REF電壓,在下述公式規(guī)定的時間(tON)之

          內,導通高邊MOSFET的柵極(HG),使輸出電壓上升;

          ......(公式)

          ?tON后HG一旦關斷,低邊MOSFET的柵極(LG)導通,FB引腳電壓開始下降,當與REF電壓達到一致時關


          上一頁 1 2 下一頁

          關鍵詞: FPGA IP 嵌入式 PLD CPLD

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();