PCI總線數(shù)據(jù)采集系統(tǒng)的硬件研究
在將HPIA,HPIC,HPID映射為PCI的I/O空間的同時,將HPID映射為PCI存儲器空間。因?yàn)?402片內(nèi)RAM大小為16 K字節(jié),故將HPID映射為PCI的32 K字節(jié)存儲器空間。上層系統(tǒng)對該地址空間內(nèi)任一單元的讀寫操作都會被映射成對HPID的讀寫訪問。因?yàn)楫?dāng)HCNTL0,HC—NTLI為(O,1)時,主機(jī)可讀寫HPID,且主機(jī)每讀HPID一次,HPIA的內(nèi)容(即所對應(yīng)的C5402片內(nèi)地址)事后加1;且主機(jī)每寫HPID一次,HPIA的內(nèi)容(即所對應(yīng)的C5402片內(nèi)地址)事先加1。這剛好與PCI總線的突發(fā)傳輸對應(yīng),所以將HPID映射到PCI總線存儲空間可對5402的片內(nèi)空間進(jìn)行突發(fā)式讀寫,大大提高了數(shù)據(jù)傳輸速度。但是這種映射方式也有缺點(diǎn),每次讀寫的基本單元是雙字,不便于字節(jié)與字的傳輸,只適合大批量數(shù)據(jù)傳輸。由上述分析可以看出,實(shí)際上這種模式形成了一個PCI存儲器空間和DSP內(nèi)部存儲器空間之間一一對應(yīng)的直接映射。
5結(jié)束語
文中研究了DSP與高速AD芯片的接口,DSP與PCI接口芯片的電路。其中,AD轉(zhuǎn)換的時序問題和PCI9052配置問題顯得尤為重要。但是有一些電路需要反復(fù)調(diào)試,才能得到滿意的結(jié)果。本文引用地址:http://www.ex-cimer.com/article/201609/303952.htm
評論