時鐘分頻及定時變換電路
發(fā)送1024KHz方波信號進入倒相器U206:A(74LS04)的輸入端(第1引腳)后,再經(jīng)過U206:F(74LS04)輸出到第一級分頻電路U201(74LS161)中,逐級分頻,得到256KHz的時鐘信號,在測試點TP211處可測出波形。將U201(74LS161)的第15引腳輸出的64KHz窄脈沖信號送至第二級分頻電路U202(74LS161)的第7與10引腳,作選通信號。由于只有在64KHz的窄脈沖期間,分頻電路才能有輸出。因此U202的輸出經(jīng)過逐次分頻后,通過U203:A(74LS74)與U204:A(74LS161)U212(74LS04),在U203:A的Q端輸出8KHz作為發(fā)送分幀同步信號,端輸出反相8KHz作為接收分幀同步信號。
U208:A(74LS08)的輸出8KHz信號作為軟定時信號的計數(shù)信號,輸送至CPU U215(89C51)的定時器T0、T1。
U210:B(74LS04)是8KHz窄脈沖對256KHz方波進行選通輸出。U206:B、C、E(74LS04)作延時用,對256KHz方波信號進行延時,克服邏輯競爭現(xiàn)象。
圖7-7分頻電路及定時變換電路波形圖
評論