<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 利用DM6437的McBSP配置SPI與ARM_S2440通信

          利用DM6437的McBSP配置SPI與ARM_S2440通信

          作者: 時間:2016-11-21 來源:網(wǎng)絡(luò) 收藏
          McBSP是多通道緩沖串行口,DM6437提供了McBSP0&McBSP1兩個串行口,每個串行口有7個管腳,可以支持多通道串行數(shù)據(jù)通信。
          MCBSP的內(nèi)部框圖


          這兩個端口也支持時鐘停止模式,內(nèi)部FSR與FSX、CLKX與CLKR連接在一起,這時候DX為MOSI,,DR為MISO,CLKX為SCK和FSX為nSS。
          配置SPI口要注意的地方:通信模式選擇要一致;SPI提供了四種通信模式:SPI0、SPI1、SPI2、SPI3。
          McBSP通過配置CLKSTP與CLKXP來設(shè)置這四種模式:

          一般而言SPI0模式采用的多一些。
          SPI初始化步驟:

          在這之前還有兩個操作必須完成,DM6437的管腳復(fù)用設(shè)置為McBSP模式、McBSP的IO上電。(可以直接寫相關(guān)寄存器、或者調(diào)用CSL函數(shù)),管腳復(fù)用只是設(shè)置DSP芯片管腳的引出方式,McBSP會有一個特殊情況,需要檢測第一個幀同步信號;這個時候就可以復(fù)用FSX腳為GPIO腳,用GPIO來檢測信號的變化,因此我們有理由相信無論用戶采用配置出來是什么形態(tài),內(nèi)部這些腳其實是連在一起的。另外還申明一個誤區(qū):管腳復(fù)用和接口寄存器配置并沒有關(guān)系,用戶可以隨時配置McBSP接口的相關(guān)寄存器,而不需要指定這些腳已經(jīng)映射為McBSP管腳;當然還是得滿足IO上拉的條件。

          DM6437 SPI Master Config

          DM6437 SPI Slaver Config

          編寫程序可以根據(jù)CSL庫提供的函數(shù),可能看到TI針對DM6437不再提供CSL驅(qū)動了,而是提供PSP驅(qū)動;但是這話不絕對,TI還是有DM6437可用的CSL庫函數(shù)可以用,但是對我而言采用的是CSL提供的定義,自己編寫函數(shù);因為我找到了CSL支持的寄存器數(shù)據(jù)結(jié)構(gòu),但是沒有找到相應(yīng)的CSL函數(shù)說明,沒有看到函數(shù)原型。
          配置SPI口其實是很簡單的,雖然我花費了太多的時間,這個最后我會說明,自己配置寄存器,可以很簡單的直接給寄存器賦值,只要計算好該寄存器最后的值是什么直接賦值就可以了,但是需要注意復(fù)位腳設(shè)置什么的。。。該延時的要延時。這種寄存器配置一般而言沒有什么先后順序,沒有什么要求;有要求的文檔會有標注。如果不是一次性設(shè)定寄存器的值,那么在設(shè)置寄存器的時候一定要很小心取與取或的時候不要覆蓋了前面的設(shè)置;這個因為我第一次是一位一位設(shè)置的,沒有注意;到得到的和自己想要的完成是兩回事。推薦一次性設(shè)置,當然可讀性不就會這么好,可讀性可以在程序跑通了再追求。

          PSP_103什么版本的,如果自己電腦上面正好有這個驅(qū)動,那么直接調(diào)用,那就可以很簡單了,和填空差不多了。LLC提供了底層驅(qū)動的,這個部分和自己配置寄存器一樣的道理,DDC為驅(qū)動核心層,提供了OS與底層的交互,也就是我們常說的PSP驅(qū)動了;BIOS是上層系統(tǒng)層調(diào)用了。如果對PSP熟悉,那么可以自己決定程序?qū)懺谀囊粚?,這個就是DM6437與DM642最大的不同。一般而言,我喜歡直接操作底層,從DM642養(yǎng)成的習(xí)慣。

          另外說一下SPI數(shù)據(jù)通信的能力:
          如果主設(shè)備采用內(nèi)部時鐘,則SPI內(nèi)部時鐘為CPU時鐘/6,因為主設(shè)備和從設(shè)備要保持同步,卻又采用各自的時鐘,所以必須保證從設(shè)備擁有同步能力,從設(shè)備的時鐘必須大于主設(shè)備時鐘8倍,從設(shè)備通常默認設(shè)置到最大時鐘能力、即CLKDVG=1。
          另外數(shù)據(jù)的傳輸方式也會對數(shù)據(jù)通信能力有很大引向,McBSP提供了三種方式:CPU查詢模式、CPU中斷模式、EDMA3模式。采用EDMA3模式可以獲得最大的數(shù)據(jù)通信能力,當然驅(qū)動編寫就復(fù)雜一些,如果采用PSP倒也罷了。

          最后說一下在調(diào)試中遇到的問題:
          1) 配置寄存器,一位一位配置,得到很意外的結(jié)果,最后一步一步跟蹤才找到原因。
          2) 根據(jù)文檔配置SPI口,但是就是不能正常通信。后來查找SPI協(xié)議,了解了SPI口相關(guān)知識,才知道CLKXP并不能隨意配置
          3) 配置好SPI口,左看右看程序沒有問題,但是就是不能正常通信,逐個檢測管腳狀態(tài),發(fā)現(xiàn)DR腳,沒有連接時,都有波形輸出,倒是數(shù)據(jù)采樣不對,換另一個端口,終于正常通信了。

          void SPI_Slave_Init ( unsigned long Bits )
          {
          unsigned long i;

          CSL_FINST(mcbsp0Regs->SPCR,MCBSP_SPCR_FRST,RESET); //frame sync reset
          CSL_FINST(mcbsp0Regs->SPCR,MCBSP_SPCR_XRST,DISABLE); //transmitter reset
          CSL_FINST(mcbsp0Regs->SPCR,MCBSP_SPCR_RRST,DISABLE); //receiver reset
          CSL_FINST(mcbsp0Regs->SPCR,MCBSP_SPCR_GRST,CLKG); //SRGR reset

          //serial port control register SPCR
          mcbsp0Regs->SPCR = CSL_FMKT(MCBSP_SPCR_CLKSTP,DELAY); //In SPI mode, data sampled on rising edge with delay

          //pin control register
          mcbsp0Regs->PCR = CSL_FMKT(MCBSP_PCR_FSXM,EXTERNAL) //external frame sync
          | CSL_FMKT(MCBSP_PCR_CLKXM,INPUT) //trans clock mode
          | CSL_FMKT(MCBSP_PCR_FSXP,ACTIVELOW); //active low

          //sample rate generator SRGR
          mcbsp0Regs->SRGR = CSL_FMKT(MCBSP_SRGR_CLKSM,INTERNAL) //internal clock
          | CSL_FMK(MCBSP_SRGR_CLKGDV,1); //clock divider value

          switch ( Bits )
          {
          case SPI_8BIT:
          // receive control register
          mcbsp0Regs->RCR = CSL_FMKT(MCBSP_RCR_RWDLEN1,8BIT); //receive word 8bit
          //transmit control register
          mcbsp0Regs->XCR = CSL_FMKT(MCBSP_XCR_XWDLEN1,8BIT); //trans word 8bit
          break;
          case SPI_12BIT:
          // receive control register
          mcbsp0Regs->RCR = CSL_FMKT(MCBSP_RCR_RWDLEN1,12BIT); //receive word 12bit
          //transmit control register
          mcbsp0Regs->XCR = CSL_FMKT(MCBSP_XCR_XWDLEN1,12BIT); //trans word 12bit
          break;
          case SPI_16BIT:
          // receive control register
          mcbsp0Regs->RCR = CSL_FMKT(MCBSP_RCR_RWDLEN1,16BIT); //receive word 16bit
          //transmit control register
          mcbsp0Regs->XCR = CSL_FMKT(MCBSP_XCR_XWDLEN1,16BIT); //trans word 16bit
          break;
          case SPI_20BIT:
          // receive control register
          mcbsp0Regs->RCR = CSL_FMKT(MCBSP_RCR_RWDLEN1,20BIT); //receive word 20bit
          //transmit control register
          mcbsp0Regs->XCR = CSL_FMKT(MCBSP_XCR_XWDLEN1,20BIT); //trans word 20bit
          break;
          case SPI_24BIT:
          // receive control register
          mcbsp0Regs->RCR = CSL_FMKT(MCBSP_RCR_RWDLEN1,24BIT); //receive word 24bit
          //transmit control register
          mcbsp0Regs->XCR = CSL_FMKT(MCBSP_XCR_XWDLEN1,24BIT); //trans word 24bit
          break;
          case SPI_32BIT:
          // receive control register
          mcbsp0Regs->RCR = CSL_FMKT(MCBSP_RCR_RWDLEN1,32BIT); //receive word 32bit
          //transmit control register
          mcbsp0Regs->XCR = CSL_FMKT(MCBSP_XCR_XWDLEN1,32BIT); //trans word 32bit
          break;
          default:;
          }

          //start the mcbsp running
          CSL_FINST(mcbsp0Regs->SPCR,MCBSP_SPCR_GRST,CLKG); //SRGR out of reset
          for ( i = 0; i < 200; i++ ) { i++; }
          CSL_FINST(mcbsp0Regs->SPCR,MCBSP_SPCR_RRST,ENABLE); //receiver enable
          CSL_FINST(mcbsp0Regs->SPCR,MCBSP_SPCR_XRST,ENABLE); //transmitter enable
          for ( i = 0; i < 200; i++ ) { i++; }
          CSL_FINST(mcbsp0Regs->SPCR,MCBSP_SPCR_FRST,FSG); //enable frame sync
          }


          關(guān)鍵詞: DM6437McBSPSPIARMS2440通

          評論


          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();