關(guān)于ARM的異步總線和同步模式
在快速總 線模式,GCLK來(lái)自于BCLK,F(xiàn)CLK輸入被忽略。這意味著BCLK被用來(lái)控制AMBA ASB接口和內(nèi)部的ARM920T處理器核。復(fù)位時(shí),ARM920T進(jìn)入快速總線模式,操作使用BCLK。一般快速總線模式在啟動(dòng)代碼時(shí)執(zhí)行,然后由軟件 配置PLL產(chǎn)生高頻的FCLK。在PLL穩(wěn)定后可以切換ARM920T到同步或異步時(shí)鐘,使用FCLK進(jìn)行操作。
本文引用地址:http://www.ex-cimer.com/article/201611/322431.htm小結(jié):
1.GCLK=BCLK,F(xiàn)CLK被忽略2.板子reset之后即進(jìn)入該模式
3.該模式的典型應(yīng)用是執(zhí)行啟動(dòng)代碼,同時(shí)軟件配置PLL,使得FCLK更高
4.nF=0且iA=0
同步模式:
在這個(gè)操作模式GCLK來(lái)自于BCLK或FCLK。但是對(duì)于BCLK和FCLK要滿足3個(gè)條件:
1. FCLK必須比BCLK有更高的頻率
2. FCLK必須是BCLK頻率的整數(shù)倍數(shù)
3. 無(wú)論BCLK怎么轉(zhuǎn)換,F(xiàn)CLK的頻率都要高于BCLK
小結(jié):
1.GCLK=BCLK或者GCLK=FCLK2.FCLK=n*BCLK(n大于1且為整數(shù))
3.BCLK用于控制AMBA ASB接口,而FCLK用來(lái)控制內(nèi)部的ARM920T處理器核心。當(dāng)訪問(wèn)外部存儲(chǔ)地址時(shí),處理器核心要么繼續(xù)使用FCLK,要么切換到BCLK。
4.nF=1且iA=0
異步模式:
在這個(gè)操 作模式GCLK來(lái)自于BCLK或FCLK。FCLK和BCLK之間可以完全異步,只有一個(gè)要滿足的條件是FCLK的頻率要高于BCLK。BCLK被用來(lái)控 制AMBA ASB總線接口,F(xiàn)CLK用來(lái)控制內(nèi)部的ARM920T處理器核。與同步模式時(shí)相同,從FCLK切換到BCLK與BCLK切換到FCLK的代價(jià)是相等的。 需要耗費(fèi)0~1個(gè)時(shí)鐘周期使核重新同步。從FCLK切換到BCLK的代價(jià)是0~1個(gè)BCLK。從BCLK切換到FCLK的代價(jià)是0~1個(gè)FCLK。
小結(jié):
1.GCLK=BCLK或者GCLK=FCLK
2.BCLK用于控制AMBA ASB接口,而FCLK用來(lái)控制內(nèi)部ARM920T處理器核心。當(dāng)訪問(wèn)外部存儲(chǔ)地址時(shí),處理器核心要么繼續(xù)使用FCLK,要么切換到BCLK。
3.nF=1且iA=1
注:
注:
S3C2440不支持同步模式所以只能由快速模式轉(zhuǎn)到異步模式。
評(píng)論