LPC2103之GPIO寄存器
page23
GPIO0M的bit0為GPIO port 0模式選擇。當(dāng)其為0時(shí),GPIO通過(guò)APB地址進(jìn)行訪問(wèn)(Legacy GPIO),當(dāng)其為1時(shí),使能高速GPIO port 0,GPIO通過(guò)片上存儲(chǔ)區(qū)訪問(wèn)(Fast GPIO)。
管腳功能選擇寄存器
Page67
PINSEL0和PINSEL1
PINSEL0和PINSEL1寄存器控制各個(gè)管腳的功能(查看datasheet的Table 62和Table 63)。IO0DIR寄存器的方向控制位僅僅當(dāng)相應(yīng)管腳的GPIO功能使能時(shí)有效。管腳在其它功能時(shí),CPU自動(dòng)配置管腳方向。
PINSEL0和PINSET1值 | 功能 | 復(fù)位值 |
00 | 主要功能,作為GPIO管腳 | 00 |
01 | 第一復(fù)用功能 | |
10 | 第二復(fù)用功能 | |
11 | 第三復(fù)用功能 |
32bit寄存器PINSEL0對(duì)應(yīng)PIN0.0-PIN0.15;32bit寄存器PINSEL0對(duì)應(yīng)PIN0.16-PIN0.31。
GPIO控制寄存器:
Page71
慢速GPIO控制寄存器(APB訪問(wèn)寄存器)
寄存器 | 描述 | 訪問(wèn) | 復(fù)位值 | 地址 |
IOPIN | GPIO管腳值寄存器。不論管腳方向如何,管腳當(dāng)前值都可以在該寄存器讀出 | R/W | NA | 0xE002 8000 IO0PIN |
IOSET | GPIO管腳置位寄存器。寫(xiě)1將相應(yīng)管腳置高電平,寫(xiě)低無(wú)效。 | R/W | 0x0000 0000 | 0xE002 8004 IO0SET |
IODIR | GPIO管腳方向控制寄存器。該寄存器獨(dú)立控制每個(gè)管腳方向,寫(xiě)1置相應(yīng)管腳為輸出。 | R/W | 0x0000 0000 | 0xE002 8008 IO0DIR |
IOCLR | GPIO管腳清除寄存器。寫(xiě)1將相應(yīng)管腳置低電平,寫(xiě)低無(wú)效。 | WO | 0x0000 0000 | 0xE002 800C IO0CLR |
快速GPIO控制寄存器(本地接口存儲(chǔ)訪問(wèn)寄存器——增強(qiáng)的GPIO特性)
寄存器 | 描述 | 訪問(wèn) | 復(fù)位值 | 地址 |
FIODIR | 快速GPIO管腳方向控制寄存器。該寄存器獨(dú)立控制每個(gè)管腳方向,寫(xiě)1置相應(yīng)管腳為輸出。 | R/W | 0x0000 0000 | 0x3FFF C000 FIO0DIR |
FIOMASK | 快速GPIO管腳屏蔽寄存器,對(duì)快速I(mǎi)O管腳的任何操作只有在對(duì)該寄存器對(duì)應(yīng)位激活(寫(xiě)0)時(shí)有效 | R/W | 0x0000 0000 | 0x3FFF C010 FIO0MASK |
FIOPIN | 快速GPIO管腳值寄存器。 | R/W | NA | 0x3FFF C014 FIO0PIN |
FIOSET | GPIO管腳置位寄存器。寫(xiě)1將相應(yīng)管腳置高電平,寫(xiě)低無(wú)效。 | R/W | 0x0000 0000 | 0x3FFF C018 FIO0SET |
FIOCLR | GPIO管腳清除寄存器。寫(xiě)1將相應(yīng)管腳置低電平,寫(xiě)低無(wú)效。 | WO | 0x0000 0000 | 0x3FFF C01C FIO0CLR |
FIODIR/FIOMASK/FIOPIN/FIOSET/FIOCLR寄存器可以half-word/byte尋址,查看P74。
評(píng)論