工程師詳解測控系統(tǒng)仿真與測控設(shè)備軟件化技術(shù)
平上,目前的測控設(shè)備軟件化主要體現(xiàn)在測控系統(tǒng)終端(即70 MHz中頻以下的基帶設(shè)備)設(shè)備的軟件化上。終端設(shè)備的軟件化,方便地實現(xiàn)了終端設(shè)備的可重組。這種可重組終端對數(shù)字運算的要求主要是實時性、準確性,包括運算速度、運算能力、數(shù)據(jù)存儲容量、數(shù)據(jù)吞吐率等。實現(xiàn)終端設(shè)備軟件化可以有2種途徑。一是采用DSP實現(xiàn)。隨著新的DSP器件的出現(xiàn),DSP能夠提供的運算量大大提高,許多由ASIC實現(xiàn)的算法可能會逐步轉(zhuǎn)移到用DSP實現(xiàn),以達到更高的靈活性。但在目前的技術(shù)水平下,這種方案存在著功耗大和處理速度慢的缺點。二是采用DSP和FPGA實現(xiàn)。在過去,F(xiàn)PGA是作為ASIC設(shè)計的一個快速原型設(shè)計方法,是一個中間過程。現(xiàn)在將FPGA直接用于系統(tǒng)設(shè)計,可以減少需要的ASIC芯片的個數(shù),提高了靈活性,同時也使研制時間也顯著地縮短。它帶來的好處是:一個單一的或者相對少的芯片個數(shù)可以支持更多標準的組合。
本文引用地址:http://www.ex-cimer.com/article/201612/328615.htm因此,測控系統(tǒng)中部件、分系統(tǒng)及系統(tǒng)總體方案可以通過仿真運行與分析來評估,由于仿真模塊在功能上形成了模塊化、標準化,總體方案中的終端模塊可通過專用接口實現(xiàn)測控設(shè)備的軟件化,將系統(tǒng)仿真與軟件化技術(shù)緊密結(jié)合起來,形成未來測控系統(tǒng)研制的新模式。
四、結(jié)束語
目前,在測控系統(tǒng)設(shè)備研制中,采用仿真技術(shù)的只有一些零零星星的專題研究的例子,距一體化、綜合化仿真應(yīng)用距離還較大。相對來講,測控設(shè)備軟件化技術(shù)較為成熟一些,但實際工程應(yīng)用中效率還不高,需要我們好好總結(jié)。測控系統(tǒng)仿真技術(shù)與設(shè)備軟件化技術(shù)的有機結(jié)合,將是我們今后相當長的一段時間內(nèi)需要重點開展實用研究的重要方向。
評論