<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 車載CAN總線記錄儀進行大容量存儲系統(tǒng)的設(shè)計

          車載CAN總線記錄儀進行大容量存儲系統(tǒng)的設(shè)計

          作者: 時間:2016-12-13 來源:網(wǎng)絡(luò) 收藏
            引言

            CAN 是Controller Area Network 的縮寫(以下稱為CAN),是ISO國際標準化的串行通信協(xié)議。在當前的汽車產(chǎn)業(yè)中,出于對安全性、舒適性、方便性、低公害、低成本的要求,各種各樣的電子控制系統(tǒng)被開發(fā)了出來。由于這些系統(tǒng)之間通信所用的數(shù)據(jù)類型及對可靠性的要求不盡相同,由多條總線構(gòu)成的情況很多,線束的數(shù)量也隨之增加。近年來,其所具有的高可靠性和良好的錯誤檢測能力受到重視,被廣泛應(yīng)用于汽車計算機控制系統(tǒng)和環(huán)境溫度惡劣、電磁輻射強和振動大的工業(yè)環(huán)境。

          本文引用地址:http://www.ex-cimer.com/article/201612/329525.htm

            1 系統(tǒng)整體結(jié)構(gòu)設(shè)計

            如圖1所示,存儲系統(tǒng)主要包括以下模塊:FPGA主控模塊、CAN總線監(jiān)聽控制模塊、數(shù)據(jù)壓縮模塊、SDRAM控制模塊和單片機控制CH376模塊。本文主要介紹存儲部分,CAN總線監(jiān)聽控制模塊不做介紹。圖中,點畫線內(nèi)的部分均由FPGA控制。后端SD卡由MSP430單片機控制,SD協(xié)議芯片采用CH376。FPGA控制CAN總線控制芯片、CAN總線收發(fā)器從總線上獲取數(shù)據(jù),經(jīng)過數(shù)據(jù)壓縮模塊壓縮,存入SDRAM里。這里采用兩種存儲模式:一種是利用SDRAM存儲的可覆蓋性進行周期存儲,具體存儲周期由壓縮率和SDRAM容量決定;另一種是直接存儲,SDRAM作為緩存。當選擇直接存儲時,F(xiàn)PGA與單片機通信,利用FIFO給單片機發(fā)送數(shù)據(jù),單片機控制CH376將數(shù)據(jù)存入SD卡(存儲時間由SD卡容量決定)。

            2 系統(tǒng)硬件設(shè)計

            2.1 FPGA主控模塊

            FPGA選用Altera公司的Cyclone II系列芯片EP2C5T14418N,它具有內(nèi)部資源豐富、速度快的特點。上電后,主控模塊使能CAN總線監(jiān)聽控制模塊、數(shù)據(jù)壓縮模塊、SDRAM控制模塊。如果選擇周期存儲,則不使能單片機;若選擇直接存儲,則讓單片機處于低功耗狀態(tài),當SDRAM有數(shù)據(jù)時FPGA把數(shù)據(jù)發(fā)給單片機,并使其控制CH376工作。

            2.2 數(shù)據(jù)壓縮模塊



            壓縮算法采用LZW算法。該算法是一種基于字典的壓縮算法,在數(shù)據(jù)的壓縮過程中會根據(jù)輸入的數(shù)據(jù)動態(tài)地建立一個字典。后續(xù)輸入的數(shù)據(jù)都會在這個字典中進行匹配查找,根據(jù)查找是否成功決定壓縮編碼的輸出。LZW壓縮算法流程如圖2所示。根據(jù)該流程,采用C語言設(shè)計壓縮與解壓縮軟件以驗證算法和硬件壓縮的正確性,用Verilog語言編寫了壓縮代碼,利用FPGA內(nèi)部RAM資源建立字典。LZW壓縮算法的硬件邏輯功能框圖如圖3所示。

            2.3 SDRAM控制模塊

            SDRAM(同步動態(tài)隨機存儲器)是一種易失性存儲器,以其容量大、價格低的特點得到越來越廣泛的應(yīng)用。但其控制邏輯復(fù)雜,需要周期性刷新操作、行列管理、不同延時和命令序列等。圖4是SDRAM的控制狀態(tài)轉(zhuǎn)移圖。

            2.4 單片機控制CH376模塊

            CH376是一款國產(chǎn)文件管理控制芯片,用于單片機系統(tǒng)讀寫U盤或者SD卡中的文件。CH376內(nèi)置了SD卡的通信接口、FATl6、FAT32以及FAT l2文件系統(tǒng)等固件,無需自己編寫底層協(xié)議,控制簡單,提供2 MB、24MHz的SPI設(shè)備接口,支持連接到單片機的SPI串行總線。CH376應(yīng)用連接圖如圖5所示。

            3 系統(tǒng)仿真與測試

            程序編寫完之后,利用Modelsim語言仿真軟件對其進行仿真。ModelSim能提供友好的仿真環(huán)境,是單內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)和單一內(nèi)核仿真技術(shù),編譯仿真速度快,編譯的代碼與平臺無關(guān),是FPGA/ASIC設(shè)計的首選仿真軟件。硬件壓縮與存儲模塊仿真如圖6所示。仿真結(jié)果表明,硬件壓縮與軟件壓縮完全符合。

            結(jié)語

            本文詳細闡述了大容量存儲系統(tǒng)系統(tǒng)的整體結(jié)構(gòu)、硬件電路設(shè)計。利用“FPGA+單片機”作為存儲控制器,采用基于LZW算法的數(shù)據(jù)壓縮技術(shù),以SDRAM作為周期存儲和緩存,SD卡作為最終存儲載體。實驗結(jié)果表明,該存儲系統(tǒng)可以很好地應(yīng)用于車載信息記錄儀。



          評論


          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();