<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 運(yùn)用示波器和用戶可定義的 FPGA 提高測(cè)量質(zhì)量與速度

          運(yùn)用示波器和用戶可定義的 FPGA 提高測(cè)量質(zhì)量與速度

          作者: 時(shí)間:2016-12-23 來(lái)源:網(wǎng)絡(luò) 收藏

          1. 什么是「軟件設(shè)計(jì)的示波器」?

          示波器等儀器通常采用多個(gè)軟件層,有些是用戶較容易存取的軟件,有些則否。 PC 上的軟件可控制測(cè)試系統(tǒng)的整體運(yùn)作,儀器驅(qū)動(dòng)程序可提供示波器的通訊功能,嵌入儀器本身的軟件則控制了數(shù)據(jù)采集和提供給用戶的方式。 傳統(tǒng)儀器會(huì)通過(guò)儀器驅(qū)動(dòng)程序提供固定的測(cè)量功能;模塊化儀器則運(yùn)用了開(kāi)放式的 PC 軟件和現(xiàn)代 CPU 的處理性能,可以在 PC (而非儀器內(nèi)部) 執(zhí)行訊號(hào)分析。 這樣一來(lái),用戶即可迅速定制針對(duì)采集到的數(shù)據(jù)執(zhí)行數(shù)據(jù)分析的方式,以此滿足個(gè)人的特殊需求,例如縮短測(cè)試時(shí)間或提高測(cè)量分辨率。

          本文引用地址:http://www.ex-cimer.com/article/201612/333314.htm

          軟件設(shè)計(jì)儀器進(jìn)一步運(yùn)用這個(gè)概念,可供用戶修改或甚至徹底替換儀器 FPGA 上所執(zhí)行的嵌入式軟件。 因?yàn)槊總€(gè)采集到的數(shù)據(jù)點(diǎn)都可以實(shí)時(shí)在儀器 FPGA 上完成分析,所以用戶可實(shí)現(xiàn)定制的實(shí)時(shí)分析和復(fù)雜的觸發(fā),并且避免空滯時(shí)間 (錯(cuò)失訊號(hào))。 簡(jiǎn)而言之,軟件設(shè)計(jì)儀器能夠讓用戶存取所有的軟件層,從主機(jī) PC 到儀器數(shù)據(jù)轉(zhuǎn)換器的針腳全都包含在內(nèi),進(jìn)一步實(shí)現(xiàn)定制的修改內(nèi)容,滿足特定的應(yīng)用需求。

          全新 NI PXIe-5171R 示波器是一種軟件設(shè)計(jì)儀器,配備 8 個(gè)輸入通道、300 MHz 模擬帶寬、250 MS/s 取樣率、14 位分辨率,以及用戶可設(shè)定的 Xilinx Kintex-7 FPGA。


          圖 1: 用戶可定義的 FPGA 作為軟件設(shè)計(jì)儀器 (PXIe-5171R 示波器) 程序框圖的核心組件。

          2. 透過(guò)軟件來(lái)設(shè)計(jì)示波器 FPGA 的程序

          LabVIEW FPGA Module 能夠把 LabVIEW 系統(tǒng)設(shè)計(jì)軟件擴(kuò)充至 NI 可重設(shè) I/O (RIO) 硬件上的 FPGA;而這類(lèi)硬件則包含了 PXIe-5171R 和 PXIe-5624R 示波器、數(shù)字序列儀器、RF 向量訊號(hào)分析器,以及在 2012 年發(fā)表「軟件設(shè)計(jì)儀器」概念的向量訊號(hào)收發(fā)器 (VST)。

          LabVIEW 本身即具有平行機(jī)制,而且數(shù)據(jù)流概念和 FPGA 的數(shù)據(jù)流也很像,因此非常適合用來(lái)設(shè)計(jì) FPGA 程序。 LabVIEW 能夠抽象化系統(tǒng)內(nèi)不同操作部分所執(zhí)行的處理和數(shù)據(jù)遷移作業(yè) (例如儀器內(nèi)的 FPGA 和 PC 內(nèi)的微處理器),因此工程師和科學(xué)家不需要 Verilog 或 VHDL 之類(lèi)的 FPGA 程序設(shè)計(jì)、運(yùn)算架構(gòu)或數(shù)據(jù)串流等方面的深入知識(shí),即可充分發(fā)揮軟件設(shè)計(jì)儀器的性能。

          LabVIEW 本身即具有平行機(jī)制,而且數(shù)據(jù)流概念和 FPGA 的數(shù)據(jù)流也很像,因此非常適合用來(lái)設(shè)計(jì) FPGA 程序。 LabVIEW 能夠抽象化系統(tǒng)內(nèi)不同操作部分所執(zhí)行的處理和數(shù)據(jù)遷移作業(yè) (例如儀器內(nèi)的 FPGA 和 PC 內(nèi)的微處理器),因此工程師和科學(xué)家不需要 Verilog 或 VHDL 之類(lèi)的 FPGA 程序設(shè)計(jì)、運(yùn)算架構(gòu)或數(shù)據(jù)串流等方面的深入知識(shí),即可充分發(fā)揮軟件設(shè)計(jì)儀器的性能。

          圖 2 為軟件設(shè)計(jì)儀器的軟件架構(gòu) (目前以示波器為例)。 此架構(gòu)包含了實(shí)現(xiàn) FPGA 的例程,可用于實(shí)際采集和實(shí)時(shí)處理,以及主機(jī) PC 上對(duì)應(yīng)的軟件模塊,能夠和 FPGA 上的對(duì)應(yīng)部分互動(dòng),進(jìn)一步設(shè)定/控制測(cè)量作業(yè)、處理 PXI Express 總線的數(shù)據(jù)傳輸,并且呈現(xiàn)數(shù)據(jù)給用戶。

          圖 2: 就軟件設(shè)計(jì)儀器的架構(gòu)而言,主 VI 會(huì)和 FPGA 上的對(duì)應(yīng)部分互動(dòng),以此設(shè)定硬件并執(zhí)行測(cè)量。

          主機(jī) PC 的組件和儀器驅(qū)動(dòng)程序很類(lèi)似,F(xiàn)PGA 程序代碼則是和傳統(tǒng)的示波器硬件比較像。 不同于傳統(tǒng)示波器,這些組件可用來(lái)建置定制示波器 IP,同時(shí)也因?yàn)殚_(kāi)放式特性,可供用戶根據(jù)特定需求而修改或擴(kuò)充

          3. 示波器搭配用戶可定義的 FPGA 所提供的測(cè)試優(yōu)勢(shì)

          測(cè)試應(yīng)用的終極目標(biāo)之一就是縮短整體的測(cè)試時(shí)間。 時(shí)間通常是提高大量制造成本的主要原因之一,彈性和可重復(fù)使用率對(duì)高度混合或高度維護(hù)測(cè)試系統(tǒng)而言則是非常重要。 下列三個(gè)范例說(shuō)明了示波器搭配用戶可定義的 FPGA 如何節(jié)省時(shí)間和成本。

          在線處理和 DUT 控制,加快測(cè)量速度

          許多應(yīng)用必須透過(guò)通過(guò)數(shù)字濾波、信道化、快速傅立葉變換 (FFT) 或解調(diào)等措施來(lái)處理所采集的數(shù)據(jù)。 雖然現(xiàn)代的多核心 CPU 可提供無(wú)與倫比的處理性能給桌面計(jì)算機(jī),但通常無(wú)法實(shí)時(shí)處理多核心示波器所產(chǎn)生的數(shù)據(jù),所以也沒(méi)辦法快速執(zhí)行測(cè)量作業(yè)。 結(jié)果就是 CPU 會(huì)成為測(cè)試速度的關(guān)鍵。 有了 FPGA 和固有的平行機(jī)制,即可輕松持續(xù)執(zhí)行復(fù)雜的分析作業(yè),例如實(shí)時(shí)并行計(jì)算多個(gè)通道的功率頻譜

          圖 3 為用戶可定義的 FPGA 如何用于 PXIe-5171R 示波器,只要一次就能采集并測(cè)量一個(gè) DUT (RF 切換器) 內(nèi)多個(gè)通道的串音。 4 個(gè)示波器通道會(huì)平行采集 DUT 所有 4 個(gè)信道的輸出訊號(hào),計(jì)算所有 4 個(gè)通道的功率頻譜,并且針對(duì)違反情況執(zhí)行屏蔽測(cè)試。

          圖 3: PXIe-5171R 示波器搭配用戶可定義的 FPGA,可執(zhí)行平行的頻譜測(cè)量,進(jìn)而縮短測(cè)試時(shí)間。


          另一個(gè)在線處理的例子就是透過(guò) DUT 關(guān)閉循環(huán)。 示波器本身可控制 DUT 并縮短測(cè)試時(shí)間,而非由主機(jī) PC 來(lái)控制測(cè)試系統(tǒng)內(nèi)的 DUT 和示波器 (這樣會(huì)帶來(lái)通訊時(shí)間的運(yùn)作成本)。 示波器的 I/O 通道可做為分離式 I/O 使用,也可當(dāng)作 SPI 之類(lèi)的序列總線,以便和 DUT 通訊。

          圖 4: 測(cè)試高速數(shù)字轉(zhuǎn)模擬轉(zhuǎn)換器 (DAC) 的刺激反應(yīng)系統(tǒng)。

          透過(guò)點(diǎn)對(duì)點(diǎn)數(shù)據(jù)流技術(shù),示波器即可結(jié)合其他儀器,打造出閉循環(huán)測(cè)試系統(tǒng) (圖 4)。 示波器內(nèi)部的 FPGA 會(huì)產(chǎn)生測(cè)試訊號(hào),并且傳送至數(shù)字序列儀器,以此驅(qū)動(dòng) DAC 輸入。 示波器會(huì)采集頻譜,并且自動(dòng)比較采集到的訊號(hào)和預(yù)期的訊號(hào) (也就是之前產(chǎn)生的訊號(hào))。

          透過(guò)自定義觸發(fā)和協(xié)議解碼縮短測(cè)試時(shí)間

          對(duì)許多測(cè)量作業(yè)而言,偵測(cè)特定的訊號(hào)狀況以啟動(dòng)采集作業(yè)是相當(dāng)重要的功能。 傳統(tǒng)的示波器可以精確采集一些觸發(fā)狀況 (例如某個(gè)訊號(hào)超過(guò)臨界值),但因?yàn)閮x器處理已采集的資料而帶來(lái)的空滯時(shí)間,所以無(wú)法每次都偵測(cè)到更復(fù)雜的事件,例如脈寬。

          用戶可設(shè)定的 FPGA 可做為訊號(hào)鏈不可或缺的一部分,并且針對(duì)用戶定義的狀況實(shí)時(shí)分析每個(gè)訊號(hào)。 這樣一來(lái)即可以精確穩(wěn)定的方式,偵測(cè)簡(jiǎn)易 (準(zhǔn)位和磁滯) 和復(fù)雜觸發(fā),例如訊號(hào)抖動(dòng)或脈寬、特定上升時(shí)間,或甚至特定的訊號(hào)形狀。 圖 5 的觸發(fā)狀況運(yùn)用了一個(gè)訊號(hào)封包,以此觸發(fā)采集作業(yè)。 諸如此類(lèi)的觸發(fā)情境可用于設(shè)計(jì)和測(cè)試項(xiàng)目,以便偵測(cè)單邊緣觸發(fā)器難以偵測(cè)到的異常行為。

          圖 5: 特定訊號(hào)形狀引發(fā)的觸發(fā)。 在此范例中,訊號(hào)必須介于紅色和綠色曲線之間,才能夠觸發(fā)采集作業(yè)。

          此外,也可以組合多個(gè)觸發(fā)器,進(jìn)而偵測(cè)復(fù)合狀況,例如可以在不同通道上看到特定頻譜內(nèi)容的數(shù)字樣式,或者是一連串的事件,通常稱(chēng)為 A-B 觸發(fā)器。

          有個(gè)相關(guān)功能就是可根據(jù)序列通訊接口上的特定數(shù)據(jù)字詞或錯(cuò)誤,偵測(cè)并觸發(fā)采集作業(yè)。 有了用戶可定義的 FPGA,即可測(cè)試訊號(hào)的完整性 (根據(jù)規(guī)格測(cè)試訊號(hào)的模擬波形),同時(shí)平行譯碼輸入數(shù)據(jù),以此驗(yàn)證數(shù)據(jù)內(nèi)容。 這樣一來(lái),用戶不但可以測(cè)試訊號(hào),也能夠建立可做為最終系統(tǒng)組件并快速制作原型的測(cè)試設(shè)定,有效運(yùn)用單一儀器同時(shí)完成兩項(xiàng)工作。

          仿真舊設(shè)備以減緩產(chǎn)品汰換問(wèn)題

          軍事或航天應(yīng)用領(lǐng)域內(nèi)許多維護(hù)測(cè)試系統(tǒng)都有使用壽命的需求,可延長(zhǎng)至 10 年以上。 通常會(huì)根據(jù)特定的儀器特性而撰寫(xiě)測(cè)試程序代碼 (無(wú)論是否刻意),因此很難在避免大幅變動(dòng)的情況下替換儀器,而且重新認(rèn)證測(cè)試程序代碼也需要高額的成本。

          用戶可定義的 FPGA 可供程序設(shè)計(jì),藉此修改儀器并仿真遭替換設(shè)備的行為,有助于避免上述問(wèn)題。 運(yùn)用 FPGA 邏輯即可輕松復(fù)制觸發(fā)行為或時(shí)序組合等特性,此外只要透過(guò)數(shù)字方式實(shí)作所需的濾波器,甚至可以模擬更復(fù)雜的方面,例如示波器的濾波特性。

          4. 示波器搭配用戶可定義的 FPGA 所提供的科學(xué)應(yīng)用優(yōu)勢(shì)

          就高能物理等科學(xué)應(yīng)用而言,儀器的性能與彈性都是很重要的特色。 一般來(lái)說(shuō),這類(lèi)應(yīng)用大部分的訊號(hào)處理和控制作業(yè)都會(huì)采用模擬電子和相對(duì)較慢的 ADC,以此采集預(yù)先處理過(guò)的訊號(hào)。 現(xiàn)在,快速的高分辨率 ADC (14 位和 250 MS/s 以上) 可直接從傳感器采集訊號(hào)樣本。 只要儀器搭載用戶可設(shè)定的 FPGA,即可在采集期間同時(shí)執(zhí)行訊號(hào)處理作業(yè),不必通過(guò) PC 完成后續(xù)處理。 這樣不但可以更快取得結(jié)果,也能夠提高科學(xué)實(shí)驗(yàn)控制的彈性和效率。

          有效實(shí)時(shí)反饋系統(tǒng)的在線處理

          許多科學(xué)實(shí)驗(yàn)都必須仰賴控制系統(tǒng),確保所有設(shè)定項(xiàng)目都維持在明確定義的狀態(tài)。 舉例來(lái)說(shuō),DIII-D Tokamak 等融合研究系統(tǒng)會(huì)透過(guò) RF 功率來(lái)加熱等離子體,這會(huì)需要測(cè)量復(fù)雜的 RF 反射系數(shù),并且根據(jù)測(cè)量結(jié)果衍生出合適的控制參數(shù)

          使用粒子加速器和同步加速器時(shí),必須持續(xù)監(jiān)控粒子光束的軌跡,才能滿足磁鐵的正確控制輸入需求。 示波器搭配用戶可定義的 FPGA,提供了固有的快速平行處理性能,能夠同時(shí)分析訊號(hào)和頻域,以及極高速的控制循環(huán),因此有助于解決 DIII-D Tokamak 等應(yīng)用問(wèn)題。 只要客制化 FPGA,即可監(jiān)測(cè)重要的安全參數(shù),以便在系統(tǒng)處于非理想狀態(tài)時(shí)觸發(fā)關(guān)機(jī)作業(yè)。

          示波器可透過(guò)高速 PXI Express 總線,搭配輸出模塊以產(chǎn)生實(shí)驗(yàn)所需的控制訊號(hào),或是以每個(gè)儀器超過(guò) 3 GB/s 的速度連續(xù)把數(shù)據(jù)串流至儲(chǔ)存媒介。 用戶可定義的 FPGA 還有另一個(gè)優(yōu)點(diǎn),那就是可以快速修改處理和控制算法。 可以把已編譯過(guò)的位串流加載 FPGA,只要不到一秒的時(shí)間,即可改變示波器的行為。

          實(shí)時(shí)事件偵測(cè)和數(shù)據(jù)減量,有助于加速探索

          判斷重點(diǎn)事件通常相當(dāng)困難。 常見(jiàn)的作法就是等到實(shí)際數(shù)據(jù)采集作業(yè)結(jié)束之后,在后續(xù)處理期間尋找事件,不過(guò)這么做很花時(shí)間,而且必須儲(chǔ)存大量的數(shù)據(jù)。

          另外有一個(gè)更有效的方式,就是在采集期間決定要保留和舍棄的訊號(hào),以此把數(shù)據(jù)量降到最低。 通常唯一的重點(diǎn)參數(shù)就是時(shí)戳和能量脈沖的計(jì)算結(jié)果,所以就儲(chǔ)存觀點(diǎn)而言,從儀器回傳這些參數(shù)會(huì)更有效率,而且因?yàn)椴杉降慕Y(jié)果可輕松卸除至主機(jī) PC,所以還可以延長(zhǎng)測(cè)量時(shí)間。

          舉例來(lái)說(shuō),飛行時(shí)間 (ToF) 應(yīng)用會(huì)持續(xù)繪制粒子和能量。 如圖 5 所示,較快的粒子位于左邊 (飛行時(shí)間較短),較慢的粒子則位于右邊。


          圖 5: 標(biāo)準(zhǔn)的 ToF 圖和偵測(cè)到的脈沖,這些脈沖會(huì)傳輸至主機(jī) PC。

          測(cè)量系統(tǒng)的功用在于采集、時(shí)戳、測(cè)量能量脈沖,并且排除時(shí)間 (采集到的數(shù)據(jù)),中間完全沒(méi)有脈沖,通常稱(chēng)為零點(diǎn)抑制。 透過(guò) FPGA 即可輕松實(shí)作,因?yàn)榭梢詫?shí)時(shí)計(jì)算每個(gè)樣本。 如圖 5 所示,偵測(cè)事件的一般架構(gòu)可能會(huì)是脈沖 (例如某個(gè)臨界值) 偵測(cè)器,接著是符合已偵測(cè)脈沖上參考脈沖 (例如高斯形狀) 的算法,以便估計(jì)最大值。 偵測(cè)峰值和對(duì)應(yīng)時(shí)戳并加以儲(chǔ)存之后,即可舍棄所采集到的脈沖,也可傳送至另一個(gè)緩沖區(qū),以便進(jìn)一步分析或于 PC 顯示。

          LabVIEW FPGA 提供一些工具給用戶,能夠把必要的訊號(hào)處理階段實(shí)作于示波器上,藉此執(zhí)行脈沖過(guò)濾和整形、計(jì)算出現(xiàn)次數(shù)并加上時(shí)戳、測(cè)量高度和上升時(shí)間、直接在儀器內(nèi)重新建構(gòu)基線,并且把壓縮過(guò)的結(jié)果回傳至 PC,以便提高研究人員的工作效率。

          5. 結(jié)論

          傳統(tǒng)示波器的原理是基于對(duì)信號(hào)進(jìn)行快照的模式,然后在采樣的后端將采到的信號(hào)對(duì)齊現(xiàn)實(shí)給客戶波形測(cè)量。這樣的方式會(huì)丟掉兩次快照之間的數(shù)據(jù),如果我們需要尋找一個(gè)信號(hào)中很小概率的細(xì)節(jié),那傳統(tǒng)儀器無(wú)疑會(huì)增加很多的測(cè)試時(shí)間。并且,基于FPGA將所有信號(hào)無(wú)縫采集,可以進(jìn)行實(shí)時(shí)的信號(hào)處理,比如找出特定的信號(hào)波形,將其觸發(fā)。與傳統(tǒng)的示波器只能基于電平的觸發(fā)方式不同,全新的可重配置示波器可幫助用戶透過(guò)定制化觸發(fā),更快偵測(cè)事件,并且實(shí)時(shí)處理數(shù)據(jù),直接透過(guò)儀器把數(shù)據(jù)轉(zhuǎn)換成結(jié)果,進(jìn)一步提高測(cè)量質(zhì)量與速度。



          評(píng)論


          技術(shù)專(zhuān)區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();