<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > CPRI協(xié)議分析儀的硬件開(kāi)發(fā)與實(shí)現(xiàn)

          CPRI協(xié)議分析儀的硬件開(kāi)發(fā)與實(shí)現(xiàn)

          作者: 時(shí)間:2017-01-12 來(lái)源:網(wǎng)絡(luò) 收藏


          仿真計(jì)算結(jié)果顯示,SDRAM采樣保持時(shí)間不足,在實(shí)際操作中,將MCP的時(shí)鐘相位相對(duì) SDRAM時(shí)鐘的相位滯后0.6ns解決問(wèn)題。


          實(shí)際信號(hào)測(cè)試

          控制信號(hào)的實(shí)測(cè)眼圖及其與采樣時(shí)鐘的相位關(guān)系見(jiàn)圖5、圖6。

          本文引用地址:http://www.ex-cimer.com/article/201701/337676.htm



          根據(jù)實(shí)測(cè)數(shù)據(jù)推算,地址信號(hào)和數(shù)據(jù)信號(hào)在SDRAM處的采樣時(shí)間裕度分別為2.8ns和1.2ns,與仿真計(jì)算結(jié)果一致。


          結(jié)論

          通過(guò)嚴(yán)格的信號(hào)仿真和時(shí)序裕度計(jì)算,實(shí)時(shí)的調(diào)整設(shè)計(jì)和對(duì)板卡的布局布線優(yōu)化后,板卡性能表現(xiàn)良好,同時(shí)也減少了PCB的改版設(shè)計(jì)次數(shù),節(jié)約了研發(fā)成本。在GHz級(jí)的設(shè)計(jì)中,PCB的設(shè)計(jì)非常重要,傳輸線的特性阻抗控制,過(guò)孔的特性阻抗控制,端接匹配的設(shè)計(jì)對(duì)信號(hào)的影響不容忽略。對(duì)于過(guò)孔,由于成本和性能上需要均衡,多層板卡的 無(wú)用焊盤(pán)引入的電容負(fù)載增大,在后續(xù)的EDA制圖工具中,支持中間層多余焊盤(pán)刪除的功能是必需的。隨著板卡集成度的提高,仿真計(jì)算等工作越來(lái)越顯得必要,憑經(jīng)驗(yàn)設(shè)計(jì)的年代逐漸久遠(yuǎn),可預(yù)知的、可控制性設(shè)計(jì)需要滲透到每一個(gè)細(xì)節(jié)。


          上一頁(yè) 1 2 下一頁(yè)

          關(guān)鍵詞: CPRI協(xié)議分析

          評(píng)論


          技術(shù)專(zhuān)區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();