<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 一種混合結(jié)構(gòu)高速LDPC編碼器的FPGA實(shí)現(xiàn)

          一種混合結(jié)構(gòu)高速LDPC編碼器的FPGA實(shí)現(xiàn)

          作者: 時(shí)間:2017-06-05 來(lái)源:網(wǎng)絡(luò) 收藏

          分析了準(zhǔn)循環(huán)低密度生成矩陣的結(jié)構(gòu)特點(diǎn),討論了硬件可實(shí)現(xiàn)的三種常見(jiàn)編碼器結(jié)構(gòu),提出了一種混合結(jié)構(gòu)的實(shí)現(xiàn)方法。通過(guò)利用的結(jié)構(gòu)特性,增加少量硬件開(kāi)銷(xiāo),就可以實(shí)現(xiàn)編碼器高速編碼,滿(mǎn)足高速通信需求,吞吐量達(dá)1.36Gb/s。

          一種混合結(jié)構(gòu)高速LDPC編碼器的實(shí)現(xiàn).pd

          本文引用地址:http://www.ex-cimer.com/article/201706/348889.htm


          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();