<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應用 > 基于Simulink的數(shù)字下變頻器設(shè)計及其FPGA實現(xiàn)

          基于Simulink的數(shù)字下變頻器設(shè)計及其FPGA實現(xiàn)

          作者: 時間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

          中一個重要組成部分,實現(xiàn)將高速ADC轉(zhuǎn)換后的數(shù)字信號進行抽取和濾波,得到低速的數(shù)字基帶信號。針對傳統(tǒng)模擬接收機系統(tǒng)帶寬較窄,系統(tǒng)體積大,同時缺少靈活性的缺點,本文利用MATLAB的工具箱結(jié)合Altera公司的DspBuilder軟件,仿真和設(shè)計了一體積較小(只需要一片F(xiàn)PGA)、可靈活配置的中頻數(shù)字寬帶接收機,并進行了FPGA的硬件實現(xiàn)。實驗結(jié)果表明:設(shè)計的數(shù)字中頻接收機具有系統(tǒng)帶寬較寬,體積較小,可以進行靈活的配置,能滿足不同的性能要求等優(yōu)點。

          基于器設(shè)計及其FPGA實現(xiàn).pdf

          本文引用地址:http://www.ex-cimer.com/article/201706/349144.htm



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();