<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 目標設計平臺使基于FPGA的系統(tǒng)開發(fā)易如反掌

          目標設計平臺使基于FPGA的系統(tǒng)開發(fā)易如反掌

          作者: 時間:2017-06-06 來源:網絡 收藏
          今年2月6日,賽靈思公司在正式發(fā)布新一代旗艦產品高性能和低成本Spartan-6 時,首次提出了“”的新概念。賽靈思包含五個關鍵部分:和Spartan-6 器件、支持和集成業(yè)界成熟設計方法的設計環(huán)境、采用業(yè)界標準多層連接器的可擴展板和套件、提供接口的IP內核和強大的參考設計。

          6月還沒過完,賽靈思就正式宣布推出業(yè)內首個可加速下一代和Spartan-6基礎,通過新型Virtex-6與Spartan-6評估套件的供貨,不斷地深化實現(xiàn)其目標設計平臺戰(zhàn)略。這兩款基礎級目標設計平臺在完全集成的評估套件中融合了ISE設計套件11.2版本、擴展的IP系列、以及面向Virtex-6或Spartan-6 FPGA的預驗證參考設計,可幫助設計團隊大幅縮短開發(fā)時間,從而集中工程設計資源以提高產品差異化。

          本文引用地址:http://www.ex-cimer.com/article/201706/349361.htm 圖1:Virtex-6 FPGA ML605 評估套件

          賽靈思資深應用工程師Bob Feng表示:“ISE 11.2版本與11.1版本的唯一不同是它正式提供了對Virtex-6和Spartan-6 FPGA的支持。此外,需要特別強調指出的是,這兩款基礎目標設計平臺中包含的FPGA評估板首次采用了焊死的FPGA器件,而此前我們提供的FPGA評估板上的FPGA是可插拔的。這一細微的差別意味著,客戶可以直接用我們的目標設計平臺來開發(fā)它的特定應用產品,而不必再重做一塊PCB。”

          Virtex-6和Spartan-6基礎目標設計平臺采用了“開箱即用”設計,每個箱中都含有FPGA所需的所有軟硬件套件。首個Virtex-6基礎目標設計平臺包括:Virtex-6 LX240T評估板、ISE設計套件11.2版本、參考設計、入門演示、線路板設計文件、文檔、線纜和電源,現(xiàn)已可立即訂購,定價為1995美元。首個Spartan-6基礎目標設計平臺包括:Spartan-6 LX16評估板、ISE設計套件11.2版本WebPACK軟件、參考設計、入門演示、線路板設計文件、文檔、線纜和電源,現(xiàn)已可立即訂購,定價為295美元。

          圖2:Virtex-5評估板。

          Virtex-6與Spartan-6 FPGA基礎目標設計平臺的一個最大優(yōu)勢是提供了一個完全集成的軟硬件評估開發(fā)基礎平臺,不管是FPGA新手還是經驗豐富的FPGA老用戶,都能在幾分鐘內完成啟動和配置,并快速進入定制設計階段。這兩款基礎目標設計平臺支持多種不同市場和應用:Virtex-6 FPGA ML605 評估套件是一個采用Virtex-6 LX240T FPGA開發(fā)高級系統(tǒng)設計方案的功能齊全、高度可擴展的環(huán)境,主要面向有線通信、無線基礎設施、廣播及其它高性能應用。它支持的系統(tǒng)級功能包括高速串行收發(fā)器、PCIe Gen2端點、DDR3存儲器控制、千兆以太網以及DVI等。如欲了解有關ML605評估套件的更多信息,可訪問:http://www.xilinx.com/cn/ml605 。

          Spartan-6 FPGA SP601評估套件是一個采用Spartan-6 LX16 FPGA開發(fā)消費類、信息娛樂、視頻及其它低成本、低功耗應用的低成本入門級環(huán)境。它支持的系統(tǒng)設計功能包括DDR2存儲器控制、閃存、以太網、通用I/O以及UART等。

          圖3:從左到右依次為張宇清、Mustafa、Bob Feng。

          盡管賽靈思的競爭對手并不認為目標設計平臺是一個全新概念,因為他們在為客戶提供產品時,也會提供評估板、IP和開發(fā)工具,但賽靈思副總裁Mustafa Veziroglu說:“我認為目標設計平臺的最大優(yōu)勢是它的設計方法學,它使得客戶無須再去做簡單的、瑣碎的基礎性開發(fā)工作,也無須為設計數(shù)據在不同開發(fā)工具之間的倒騰煩惱,而可以把最重要的時間和精力放在項目的核心競爭優(yōu)勢上。”

          新型Virtex-6 FPGA與Spartan-6 FPGA評估套件是賽靈思在2009年內將推出的一系列套件中的首批產品。該套件開箱即用,為設計人員提供了設計所需的各種要素,不管是FPGA新手還是經驗豐富的FPGA老用戶,都能實現(xiàn)最佳性能、最低功耗、最高帶寬和最豐富特性的完美組合。此外,該基礎目標設計平臺套件具有內置可擴展性和插入式擴展性,為快速部署賽靈思面向連接、嵌入式和數(shù)字信號處理(DSP)等應用的領域專用平臺套件,奠定了堅實的基礎。

          圖4:三步開發(fā)流程。


          賽靈思基礎平臺

          “賽靈思基礎平臺是一個完整的FPGA 開發(fā)環(huán)境,反映了傳統(tǒng)硬件設計人員的工作方式。該平臺使設計人員能立即獲得新型Spartan-6或Virtex-6 FPGA系列、工具、IP及開發(fā)板,而且實現(xiàn)智能集成,大大提高他們的工作效率。”賽靈思全球營銷與業(yè)務發(fā)展高級副總裁 Vin Ratford 先生介紹說,“設計人員可利用通用IP和參考設計縮短設計時間,提高工作效率,這種優(yōu)勢顯然大大優(yōu)于傳統(tǒng)按需購買的設計方法。通過縮短開發(fā)應用基礎設施所需的時間,設計人員得以把更多的時間用于下一代系統(tǒng)的創(chuàng)新,為他們的設計帶來更多的價值。”

          賽靈思基礎目標設計平臺或基礎平臺旨在滿足邏輯和連接設計人員的需求,其評估套件涵蓋了幾乎所有系統(tǒng)設計所需的基本構建模塊,可滿足多種不同市場和應用需求?;A平臺中集成了預驗證的關鍵系統(tǒng)功能,通過充分協(xié)同使用這些功能,設計人員可將傳統(tǒng)設計方法所需的開發(fā)時間縮短一半。參考設計可引導設計人員采用最佳實踐方法,把定制元素集成到基礎設計中,并實現(xiàn)諸如DDR2與DDR3存儲器接口、高速串行I/O以及片上時鐘資源等各種高級特性。而開發(fā)板示意圖及布局文件則有助于進一步優(yōu)化他們的設計工作。

          新的ISE設計套件11.2不僅同時支持Virtex-6與Spartan-6 FPGA系列套件,而且還能與Cadence設計系統(tǒng)公司、Mentor Graphics公司和Synopsys公司等推出的最新軟件協(xié)同使用。ISE設計套件11.2 使邏輯、DSP、嵌入式軟/硬件設計人員和系統(tǒng)集成商能充分發(fā)揮Virtex-6和Spartan-6 FPGA的新特性與新功能,使優(yōu)化的設計環(huán)境與賽靈思基礎目標設計平臺,以及未來領域專用平臺實現(xiàn)完美匹配。

          內置可擴展性與最高靈活性

          “賽靈思基礎平臺包括芯片、工具、IP 以及開發(fā)板,為快速創(chuàng)建高性能PCI Express應用提供了一個完整的平臺。”Northwest Logic 公司總裁 Brian Daellenbach 先生指出,“Northwest Logic正在該平臺上集成其簡便易用的高性能PCI Express DMA引擎。這種DMA引擎將配合演示應用和驅動程序,形成一個完整的基于新型Spartan-6與Virtex-6 FPGA基礎平臺的互連目標參考設計。賽靈思客戶使用這種目標參考設計可顯著縮短時間、簡化集成工作,從而加速產品上市進程。”

          Virtex-6與Spartan-6 FPGA評估套件在設計時就考慮到了可擴展性和靈活性最大化的問題,因此采用了統(tǒng)一的開發(fā)板戰(zhàn)略和開放式平臺實施方案。上述基礎平臺套件的推出是業(yè)界的一個里程碑,標志著賽靈思在所有開發(fā)板開發(fā)中都采用了業(yè)界標準的FPGA子卡(FMC)。這種基于標準的方案能最大限度地提高專用IP、組件以及基礎板的設計效率,F(xiàn)MC連接器可連接至賽靈思及其第三方組件與開發(fā)板供應商網絡聯(lián)合推出的子卡擴展上,這些供應商包括安富利電子、Curtiss-Wright控制嵌入式計算公司、凌力爾特公司以及 Northwest Logic公司 等。

          此外,評估套件還為所有賽靈思目標設計平臺提供了可擴展的交付機制,其中包括了今年晚些時候將推出的領域專用平臺套件,能夠利用Virtex-6與Spartan-6 FPGA滿足連接、嵌入式 以及 DSP 應用開發(fā)的需求。

          設計師可通過于2009年10月到2010年2月在全球各地舉辦的 X-fest系列技術研討會了解如何使用基于Virtex-6與Spartan-6 FPGA賽靈思目標設計平臺。

          價格與供貨情況

          基于Virtex-6和Spartan-6 FPGA的賽靈思基礎目標設計平臺可以利用ISE設計套件11以及Virtex-6與Spartan-6 FPGA評估套件進行SoC應用開發(fā)。Spartan-6 FPGA SP601評估套件目前可通過賽靈思網站或分銷商進行訂購,定價為295美元。Virtex-6 FPGA ML605 評估套件將于7月底開始接受訂購,定價為1995美元。

          ISE設計套件11的全功能版本將作為Virtex-6 FPGA套件的一部分推出,器件支持僅限于Vitex-6 LX240T-FF1156。Spartan-6 FPGA 套件包括ISE設計套件11 WebPACK軟件。ISE設計套件作為獨立產品另外提供,可提供全面的器件支持,邏輯版本的起價為2995美元??蛻艨蓮馁愳`思網站免費下載 ISE設計套件11的全功能30天評估版本。



          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();