<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于Virtex 系列FPGA的可編程嵌入式信號(hào)處理背板的開發(fā)設(shè)計(jì)

          基于Virtex 系列FPGA的可編程嵌入式信號(hào)處理背板的開發(fā)設(shè)計(jì)

          作者: 時(shí)間:2017-06-06 來源:網(wǎng)絡(luò) 收藏

          )和高性能)是高速信號(hào)處理領(lǐng)域兩大關(guān)鍵器件,的運(yùn)算速度及并行處理效能成為制約高速信號(hào)處理應(yīng)用的主要因素。以其設(shè)計(jì)靈活性及硬件高密度性在高速信號(hào)處理領(lǐng)域顯示出愈來愈重要的作用。Xilinx公司最新推出的FPGA。是一種采用5層0.22μm CMOS工藝的高性能、大容量,其系統(tǒng)門密度高達(dá)100萬門,系統(tǒng)性能可達(dá)200MHz,可選擇配置為多種接口標(biāo)準(zhǔn),內(nèi)部含有豐富的布線資源,其SelectRAM和BlockRAM可靈活地配置為SRAM、FIFO、DPRAM、CAM等多種形式的存儲(chǔ)單元。FPGA含有極其豐富的I/O資源,可靈活地與接口,與DSP配合可完成復(fù)雜的信號(hào)處理功能。C40DSP含有兩組外部總線資源和6個(gè)高速通信口,可方便地進(jìn)行多DSP擴(kuò)展,以提高系統(tǒng)信號(hào)處理的性能。

          本文引用地址:http://www.ex-cimer.com/article/201706/349506.htm


          在對FPGA進(jìn)行充分理解和研究的基礎(chǔ)上,結(jié)合對XC4000系列FPGA和DSP背板開發(fā)設(shè)計(jì)經(jīng)驗(yàn),研制出了基于XCV200/300PQFP240和的可編程嵌入式高速信號(hào)處理背板。背板采用了針對系統(tǒng)需求自行開發(fā)的XPCI總線,背板可脫離實(shí)際應(yīng)用系統(tǒng)進(jìn)行獨(dú)立的面向應(yīng)用的設(shè)計(jì)和調(diào)試,也可按照XPCI總線標(biāo)準(zhǔn)方便地嵌入到實(shí)際應(yīng)用系統(tǒng)中,成為系統(tǒng)的一部分進(jìn)行聯(lián)合調(diào)試。


          對可編程嵌入式信號(hào)處理背板進(jìn)行全面綜合測試的結(jié)果表明,背板性能達(dá)到了預(yù)期設(shè)計(jì)要求,工作狀態(tài)穩(wěn)定。我們還針對實(shí)際應(yīng)用開發(fā)了一些FPGA模塊和DSP程序。


          1 Virtex系列FPGA性能簡介


          在前幾代FPGA開發(fā)的基礎(chǔ)上,Virtex系列FPGA結(jié)合了多種可編程系統(tǒng)的特征,采用了快速靈活的層次性互連布線資源和先進(jìn)的處理技術(shù),提供了高速度、大容量的邏輯解決方案,進(jìn)一步縮短了數(shù)字信號(hào)處理系統(tǒng)的開發(fā)周期。與前幾代FPGA相比,Virtex系列FPGA的特性主要體現(xiàn)在以下幾個(gè)方面:


          (1)更高的處理速度和更高的邏輯門密度。Virtex系列最大系統(tǒng)門數(shù)高達(dá)100萬門,系統(tǒng)性能可達(dá)200MHz,其中比較常用的幾個(gè)功能模塊性能如表1所示。


          (2)更多可兼容的I/O接口標(biāo)準(zhǔn)。Virtex系列可兼容16種高性能接口標(biāo)準(zhǔn),可直接與ZBTRAM器件接口,且其獨(dú)特的I/O分組方式可使多種不同電壓標(biāo)準(zhǔn)接口在同一片FPGA上實(shí)現(xiàn)。


          (3)片內(nèi)時(shí)鐘管理電路。Virtex系列內(nèi)部包含4個(gè)靈活的延時(shí)鎖相環(huán)用于高級(jí)時(shí)鐘管理,可實(shí)現(xiàn)倍頻、分頻、鎖相等功能,此外還有4個(gè)主全局時(shí)鐘網(wǎng)絡(luò)和24個(gè)從本地時(shí)鐘網(wǎng)絡(luò),以實(shí)現(xiàn)高速時(shí)鐘的傳輸。


          (4)層次性存儲(chǔ)管理系統(tǒng)。Virtex系列內(nèi)部查找單元可配置為16bit和32bitRAM、16bitDPRAM或16bit移位寄存器,其BlockRAM資源可配置為4kbitDPRAM或FIFO、CAM等存儲(chǔ)器件,且提供了高速外部RAM接口。


          (5)更加靈活的系統(tǒng)結(jié)構(gòu)。復(fù)雜的進(jìn)位邏輯鏈提高了算術(shù)邏輯性能,復(fù)雜的乘法器支持,級(jí)聯(lián)鏈支持寬位輸入模塊,豐富的帶時(shí)鐘使能的寄存器和鎖存器,支持異步和同步復(fù)位及置位,支持IEEE1149.1邊界掃描邏輯。


          (6)基于SRAM的在系統(tǒng)可重構(gòu)技術(shù)??蔁o限次重復(fù)編程,包含主串、從串、SelectRAM和JTAG四種配置模式,支持部分重構(gòu)。


          2 基于Virtex系列FPGA的可編程嵌入式信號(hào)處理背板的設(shè)計(jì)


          由于對Virtex系列FPGA進(jìn)行了充分理解和熟悉,我們研制了基于自行開發(fā)的XPCI總線的可編程嵌入式信號(hào)處理背板。由于Virtex系列FPGA內(nèi)部結(jié)構(gòu)相同,外部引腳兼容,只是在系統(tǒng)門數(shù)上有所區(qū)別,我們采用了XCV200PQ240-4作為可編程嵌入式信號(hào)處理背板的主處理芯片,與FPGA接口的DSP采用功能強(qiáng)大、接口靈活的DSP。背板中DSP的應(yīng)用目的是對FPGA進(jìn)行管理和控制、對FPGA處理結(jié)果進(jìn)行分析、通過DSP軟件實(shí)現(xiàn)其他相關(guān)功能,以提高系統(tǒng)設(shè)計(jì)的靈活性。C40DSP具有兩組外部總線資源和6個(gè)高速通信口,能方便靈活地實(shí)現(xiàn)系統(tǒng)擴(kuò)展。背板中FPGA可根據(jù)設(shè)計(jì)需要選擇不同規(guī)模的芯片。


          可編程嵌入式信號(hào)處理背板結(jié)構(gòu)如圖1所示。背板上主要包含1片XCV200PQ240FPGA、1片TMS320C40DSP、1片XC9536CPLD、1片EDI8L512SRAM(512K×32bit)、1片AT49020Flash2Mbit、DSP調(diào)試JTAG接口、FPGA調(diào)試X_Checker接口、CPLD調(diào)試JTAG接口、自行開發(fā)XPCI接口及5個(gè)獨(dú)立DSP通信口。背板所有器件除DSP外均采用貼片封裝、雙面裝焊,使得背板的尺寸較?。ǎ罚叮恚?times;127mm×12mm),DSP外圍512K×32bitSRAM使得背板系統(tǒng)能夠滿足大部分應(yīng)用程序的要求。2MbitFlash用于固化FPGA配置和DSP應(yīng)用程序代碼。背板系統(tǒng)既可以獨(dú)立工作(Standalone方式),也可以通過XPCI總線嵌入系統(tǒng)工作(Plug_in方式)。


          背板系統(tǒng)以40MHz晶振輸出作為時(shí)鐘,C40DSP工作在40MHz時(shí)鐘下,XCV200FPGA以40MHz時(shí)鐘作為輸入,在內(nèi)部通過DDL電路可將內(nèi)部工作時(shí)鐘倍頻到180MHz。DSP通過本地總線(LA0..30、LD0..31)以TTL兼容方式與FPGA接口,占用FPGA 65bit I/O資源;DSP通過本地總線對FPGA進(jìn)行配置、參數(shù)設(shè)置及數(shù)據(jù)交換,實(shí)現(xiàn)軟硬件之間的協(xié)同處理。


          Virtex系列FPGA內(nèi)部供電電壓為2.5V,I/O通過VCCO和VREF控制實(shí)現(xiàn)與各種電平接口之間的兼容;與TTL兼容的VCCO控制電壓為3.3V,VREF作為一般I/O使用;Virtex的I/O分組方式實(shí)現(xiàn)使得不同電平接口得以在同一芯片設(shè)計(jì)中共存。


          背板通過168線XPCI總線與外部系統(tǒng)接口,XPCI總線主要包含三大部分:電源接口、FPGA的可編程I/O口、DSP接口。電源接口包括給DSP、CLPD、SRAM及其他TTL邏輯供電的5V電源,給XCV200PQ240等Virtex系列FPGA內(nèi)部工作邏輯供電的2.5V電源,I/O接口供電電平VCCO和分組參考電平VREF(Bank0~Bank7FPGA可編程I/O接口主要提供了64個(gè)從Virtex系列FPGA引出的可編程I/O引腳,用于設(shè)計(jì)特定邏輯;DSP接口提供了TMS320C40DSP主總線接口、中斷口和通信端口0及TCLK0和TCLK1,用于系統(tǒng)擴(kuò)展及與用戶程序之間的數(shù)據(jù)交換。


          背板有豐富的配置及調(diào)試接口。Virtex系列FPGA在板上可實(shí)現(xiàn)三種配置方式:從串方式(通過Xlinx專用X_Checker接口)、JTAG方式(通過XPCI接口提供給用戶)、Select_RAM方式(通過DSP和XC9536CPLD實(shí)現(xiàn));DSP調(diào)試通過專用14芯JTAG接口完成;CPLD邏輯可通過標(biāo)準(zhǔn)JTAG電纜實(shí)時(shí)修改配置。DSP其他5個(gè)通信口通過5個(gè)IDC14插座輸出,可根據(jù)系統(tǒng)實(shí)際需要選用。


          3 基于Virtex系列FPGA的可編程嵌入式信號(hào)處理背板的調(diào)試


          在信號(hào)處理背板制作完成之后,我們對背板進(jìn)行了調(diào)試,并開發(fā)了一些背板專用配置程序。
          在調(diào)試過程中我們使用了WhiteMount公司的CodeComposerDSP開發(fā)調(diào)試軟件和Xilinx公司的Foundation2.1IFPGA&CPLD開發(fā)調(diào)試軟件。為全面驗(yàn)證我們預(yù)期的設(shè)計(jì)效果,調(diào)試按以下過程進(jìn)行:
          (1)利用Foundation2.1I通過X_Checker接口向FPGA下載測試配置,FPGA響應(yīng)結(jié)果正確。
          (2)利用CodeComposer通過JTAG電纜對DSP內(nèi)部RAM和外部SRAM進(jìn)行測試,測試表明硬件設(shè)計(jì)正確。


          (3)利用Foundation2.1I通過標(biāo)準(zhǔn)JTAG電纜對XC9536下載測試配置,CPLD響應(yīng)結(jié)果正確。


          (4)利用Foundation2.1I通過標(biāo)準(zhǔn)JTAG電纜對XC9536下載自行設(shè)計(jì)的FPGA專用配置,利用CodeComposer通過JTAG電纜對DSP加載專用配置程序,使得DSP完成對Flash燒錄FPGA配置數(shù)據(jù)和DSP的Bootloader數(shù)據(jù)。


          (5)脫離開發(fā)系統(tǒng),背板上電通過Flash內(nèi)的配置數(shù)據(jù)自行FPGA配置和DSP的Bootloader運(yùn)行結(jié)果正確。


          4 應(yīng)用設(shè)計(jì)實(shí)例


          為進(jìn)一步驗(yàn)證背板的通用性,我們根據(jù)實(shí)際課題需求,在背板上開發(fā)了兩個(gè)應(yīng)用設(shè)計(jì)實(shí)例。一個(gè)是320MHz32bit高速計(jì)數(shù)器。我們在以前開發(fā)的200MHz高速計(jì)數(shù)器的基礎(chǔ)上,基于多路均勻相差時(shí)鐘信號(hào)在TOA?xí)r刻進(jìn)行邏輯譯碼獲得高速計(jì)數(shù)效果的原理,通過外部40MHz輸入時(shí)鐘,利用VirtexFPGA內(nèi)部DDL電路產(chǎn)生4路相差90°的80MHz信號(hào),形成320MHz32bit高速計(jì)數(shù)器,使得時(shí)間測量精度達(dá)到3ns左右。該設(shè)計(jì)可用于高精度TOA、PW、RF等參數(shù)的測量。


          另一個(gè)是基于內(nèi)容可尋址存儲(chǔ)器(CAM)的關(guān)聯(lián)比較器。我們在充分分析Xlinx提供的CAM_Core設(shè)計(jì)的基礎(chǔ)上,自行設(shè)計(jì)了一種基于CAM的可編程關(guān)聯(lián)比較器。該比較器采用中值比較法,可通過控制線控制比較范圍,并設(shè)計(jì)了一種專門對付捷變參數(shù)的多值比較邏輯。我們利用XCV200PQ240實(shí)現(xiàn)了上述設(shè)計(jì),通過測試母板上的UART從控制臺(tái)微機(jī)上接收模擬輻射源數(shù)據(jù)。測試結(jié)果表明,在輻射源參數(shù)空間重疊不太嚴(yán)重的情況下,該設(shè)計(jì)可同時(shí)處理80個(gè)以上的裝定輻射源參數(shù)(128bitPDW可包含捷變參數(shù)),且能達(dá)到較好的分選效果,可見它在偵察信號(hào)處理領(lǐng)域的應(yīng)用前景是非常廣闊的。




          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();