<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > FPGA電路必須遵循的原則和技巧

          FPGA電路必須遵循的原則和技巧

          作者: 時間:2017-10-13 來源:網(wǎng)絡(luò) 收藏

          在調(diào)試電路時要遵循必須的原則和技巧,才能降低調(diào)試時間,防止誤操作損壞電路。通常情況下,能夠參考以下步驟執(zhí)行 硬件系統(tǒng)的調(diào)試。

          本文引用地址:http://www.ex-cimer.com/article/201710/365620.htm

          (1)最先在焊接硬件電路時,只焊接電源部分。運(yùn)用萬用表執(zhí)行 測試,排除電源短路等情況后,上電測量電壓能不能正確。
          (2)然后焊接及相關(guān) 的下載電路。再次測量電源地之間能不能有短路現(xiàn)象,上電測試電壓能不能正確,然后將手排除靜電后觸摸FPGA有無發(fā)燙現(xiàn)象。
          假如此時出現(xiàn)短路,通常是去耦電容短路造成,所以在焊接時通常先不焊去耦電容。FPGA的管腳粘連也可能造成短路,這時須要比較電路圖和焊接仔細(xì)查找有無管腳粘連。
          假如出現(xiàn)電壓值錯誤,通常是電源芯片的外圍調(diào)壓電阻焊錯,或者電源的承載力不夠造成的。若是后者,則須要選用負(fù)載能力更強(qiáng)的電源模塊執(zhí)行 替換。假如 FPGA的I/O管腳與電源管腳粘連,也可能出現(xiàn)電壓值錯誤的現(xiàn)象。
          假如出現(xiàn)FPGA發(fā)燙,通常是出現(xiàn)總線沖突的現(xiàn)象。這種情況下須要仔細(xì)檢驗外圍總線能不能出現(xiàn)競爭疑問。特別是多片存儲器共用總線時刻,比如ASRAM和Flash芯片復(fù)用一套總線,假如片選信號同時有效就出現(xiàn)總線的沖突。
          (3)以上步驟均議決后,將電路板上電運(yùn)行。然后把下載電纜接到JTAG接口上,在主機(jī)中運(yùn)行Quartus II軟件,并打開Programmer編程器,單擊其中的“Auto Detect”按鈕執(zhí)行 FPGA下載鏈路自動檢測。若能正確檢測到FPGA,表明配置電路是正確連接的。
          自動檢測FPGA下載鏈路如圖所示。

          4)焊接時鐘電路、復(fù)位電路及數(shù)碼管電路,并向FPGA下載一個數(shù)碼管跑馬燈程序。若程序能夠正確運(yùn)行,表明 FPGA已經(jīng)能夠正常工作了。
          (5)結(jié)尾焊接所有其他電路,并執(zhí)行 整體功能測試。



          關(guān)鍵詞: FPGA

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();