基于FPGA開(kāi)放流程的SDN轉(zhuǎn)發(fā)引擎
博主Greg Ferro在其Ethereal Mind網(wǎng)頁(yè)上發(fā)布了一則關(guān)于 Corsa Technology簡(jiǎn)短博客信息,提到Corsa公司制作了一對(duì)基于FPGA開(kāi)放流程的SDN轉(zhuǎn)發(fā)引擎。Ferro同時(shí)簡(jiǎn)單討論了此引擎是否適用于WANs網(wǎng)絡(luò)。對(duì)于數(shù)據(jù)中心的LANs與WANs,在網(wǎng)絡(luò)架構(gòu)管理上是存在操作差異的。Ferro寫(xiě)到,對(duì)于數(shù)據(jù)中心來(lái)說(shuō),在高速與低延時(shí)情況下,極少的丟包是完全可以接受的,但對(duì)于WAN來(lái)說(shuō),是不允許的。因此,F(xiàn)erro認(rèn)為,SDN WAN是SDN/NFV方面的主要發(fā)展趨勢(shì),Corsa Technology公司講定位為在應(yīng)用FPGA技術(shù)在處理此種情況下的某些應(yīng)用場(chǎng)景。
本文引用地址:http://www.ex-cimer.com/article/201710/365713.htm依據(jù)Ferro的簡(jiǎn)報(bào),Corsa Technology基于SDN的轉(zhuǎn)發(fā)引擎主要應(yīng)用于WAN數(shù)據(jù)層面,WAN應(yīng)用要求數(shù)據(jù)層具備一定靈活性來(lái)適應(yīng)WAN的變化要求??粕D(zhuǎn)發(fā)引擎完全具備此靈活性,因?yàn)樗腔陟`活的FPGA硅架構(gòu)。Craig Matsumoto在為SDNCentral 網(wǎng)站寫(xiě)的另外一篇文章中提到,相對(duì)于使用ASIC或者一個(gè)通用處理器來(lái)處理開(kāi)放流程,科莎轉(zhuǎn)向使用賽靈思的FPGA將會(huì)得到更大的用處,同時(shí)也有效的節(jié)省功耗,并為科莎提供一個(gè)切實(shí)可行的選擇來(lái)應(yīng)用現(xiàn)成的處理器或者開(kāi)發(fā)自己的芯片。(參看“科莎創(chuàng)建一個(gè)完全開(kāi)放數(shù)據(jù)層”)
評(píng)論