<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 物聯(lián)網(wǎng)與傳感器 > 設(shè)計應(yīng)用 > 創(chuàng)意耳紋識別系統(tǒng)的研究與實現(xiàn)方案

          創(chuàng)意耳紋識別系統(tǒng)的研究與實現(xiàn)方案

          作者: 時間:2017-10-21 來源:網(wǎng)絡(luò) 收藏

            項目背景及可行性分析

          本文引用地址:http://www.ex-cimer.com/article/201710/367073.htm

            項目名稱、項目的主要內(nèi)容及目前的進展情況

            項目名稱:基于的耳紋識別系統(tǒng)的研究與實現(xiàn)

            項目內(nèi)容:主要由三方面構(gòu)成:嵌入式技術(shù)、耳紋采集技術(shù)、耳紋識別算法。

            目前的進展情況:算法在其它平臺處于調(diào)試階段,硬件處于模塊化設(shè)計階段

            項目關(guān)鍵技術(shù)及創(chuàng)新點的論述

            關(guān)鍵技術(shù):如何利用進行數(shù)據(jù)處理改善輸入耳紋圖像的質(zhì)量,以提高特征提取的準確性。

            創(chuàng)新點:采用先進的SOPC技術(shù)簡化了系統(tǒng)板級設(shè)計,增強了系統(tǒng)穩(wěn)定性同時使用VHDL編程通過硬件來完成高速數(shù)據(jù)采集減輕了處理器的負擔,最終通過硬件實現(xiàn)快速耳紋圖象采集和DSP進行數(shù)據(jù)處理改善輸入耳紋圖像的質(zhì)量,以提高特征提取的準確性。

            技術(shù)成熟性和可靠性論述:

            硬件方面:Xilinx公司Spartan-3E FPGA的DSP包括提供了一套浮點算子、DVB FEC編碼器內(nèi)核,并增強了現(xiàn)有內(nèi)核的諸多關(guān)鍵功能,包括提供了對最新的ISE 7.1i開發(fā)工具的全面支持,對性能、硅片利用率或兩者均能實現(xiàn)更佳的優(yōu)化。

            算法方面:在耳紋特征中輪廓、折痕、羽翼、皺紋、斑點、胎記等元素的分布對于某一個特定人的耳紋來說,具有終生不變性和惟一性。它在耳朵的典型區(qū)域中最為清晰和明顯,是耳紋匹配的主要參數(shù)。提取過程包括偽特征點消除、外部形狀檢測、內(nèi)部結(jié)構(gòu)、斑點、皺紋、折痕紋線的檢測與分類等步驟,以便于特征匹配??梢砸远€的傅立葉系數(shù)為特征,也可以采用主元分析法、Zernike矩等算法。特征提取算法需要能適應(yīng)噪聲、畸變、位移、旋轉(zhuǎn)、缺損、變形等常見的實際情況

            通過以上分析,本項目的可靠性得到了保證,相信加上我們小組豐富的開發(fā)經(jīng)驗,該項目在技術(shù)上也會越來越成熟的,取得預(yù)期的結(jié)果。

            項目實施方案

            1.方案基本功能框圖及描述

            

            通過傳感器將包含在紋線的形狀結(jié)構(gòu)中的耳紋的特征提取,傳感器出來的模擬信號量經(jīng)FPGA采集控制模塊控制A/D轉(zhuǎn)換器轉(zhuǎn)換成數(shù)字信號,DSP處理器將該數(shù)字信號通過二值化將與傳感器接觸的耳紋有用信息凸顯出來,并把分布不連續(xù)的耳紋信息塊標記出來,得到耳廓的邊緣,以便于特征提取。最后通過相應(yīng)算法以耳廓曲線的傅立葉系數(shù)為特征,或可以采用主元分析法、Zernike矩等算法。特征提取算法需要能適應(yīng)噪聲、畸變、位移、旋轉(zhuǎn)、缺損、變形等常見的實際情況。

            2.需要的開發(fā)平臺

           ?。?) 實現(xiàn)本方案所需要的基本功能、功能、接口:

            平臺上含A/D,采樣時鐘可達到80MHz;

            平臺上的FPGA時鐘速率至少100MHz;

            平臺上的FPGA有多個DCM;

            支持DSP;

            平臺上含DRAM、SRAM或FLASH存儲器。

           ?。?) 所需要的目標FPGA開發(fā)平臺,簡述為什么需要此平臺

            目標平臺為Spartan-3E 50萬門開發(fā)平臺,原因如下:本項目需要高速數(shù)據(jù)采集以及DSP做圖象處理,需要硬件處理平臺具有較高的處理速度和豐富的邏輯資源以實現(xiàn)SOPC系統(tǒng)方案,而Spartan-3E 50萬門開發(fā)平臺具有較強的DSP處理能力和豐富的片上資源,因此能夠勝任本設(shè)計;

            需要的開發(fā)工具包括MATLAB/Simulink、ModelSim、XilinxISE、EDK等。

            2.方案實施過程中需要開發(fā)的模塊

            如圖1本方案中需要研制、開發(fā)的功能主要模塊如下:

            高速A/D采集模塊

            USB模塊

            LCD顯示模塊;

            觸摸屏模塊;

            存儲模塊;

            采用模塊式開發(fā)方式。

            3.系統(tǒng)最終要達到的性能指標

            通過比較現(xiàn)場提取的某一個耳紋特征點集合和原先建立的數(shù)據(jù)庫中的某一個耳紋特征點集合的相似程度。通常用代價函數(shù)(或匹配能量)來表示相似程度,取合適的門限將給出該兩組耳紋特征是否來自同一個人的同一個耳朵的判斷。

            需要的其它資源

            1.設(shè)計輸入輸出功能子板

            圖象采集信號放大電路、鍵盤輸入擴展板。

            2.測試設(shè)備

            包括直流穩(wěn)壓開關(guān)電源、萬用表、數(shù)字示波器、邏輯分析儀等常用設(shè)備。



          關(guān)鍵詞: FPGA 傳感器技術(shù)

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();