<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 新品快遞 > UltraSoC獲晶心科技選用于RISC-V開發(fā)的追蹤及調(diào)試

          UltraSoC獲晶心科技選用于RISC-V開發(fā)的追蹤及調(diào)試

          作者: 時(shí)間:2018-05-03 來(lái)源:電子產(chǎn)品世界 收藏

            日前宣布:亞洲領(lǐng)先且成熟的中央處理器半導(dǎo)體知識(shí)產(chǎn)權(quán)(CPU IP)供應(yīng)商晶心科技(Andes Technology)已采用先進(jìn)的嵌入式分析技術(shù),來(lái)支持其AndesCore系列處理器。晶心科技將利用包括業(yè)界唯一商用處理器追蹤解決方案在內(nèi)的獨(dú)一無(wú)二的IP產(chǎn)品系列,來(lái)實(shí)現(xiàn)其復(fù)雜應(yīng)用嵌入式產(chǎn)品的開發(fā)加速和調(diào)試增強(qiáng),這些應(yīng)用包括人工智能(AI)、計(jì)算機(jī)視覺、網(wǎng)絡(luò)控制器和存儲(chǔ)等。

          本文引用地址:http://www.ex-cimer.com/article/201805/379367.htm

            兩家公司將攜手在即將舉行的大會(huì)(RISC-V Workshop,將于5月7-10日在西班牙的加泰羅尼亞理工大學(xué)舉辦)上,展出一套完整的RISC-V開發(fā)、調(diào)試和追蹤設(shè)計(jì)流程。

            UltraSoC目前獨(dú)家提供了一套商用的RISC-V開發(fā)環(huán)境,包括系統(tǒng)級(jí)芯片(SoC)的分析、處理器追蹤和其他可用于滿足最終用戶需求的選項(xiàng)。作為業(yè)界先鋒,UltraSoC于2017年開發(fā)了RISC-V處理器追蹤技術(shù),并隨后很快將其追蹤規(guī)范提供給RISC-V基金會(huì)(RISC-V Foundation),用于基金會(huì)標(biāo)準(zhǔn)化工作的一部分。公司仍然全面致力于支持RISC-V基金會(huì)標(biāo)準(zhǔn)的運(yùn)行-控制/調(diào)試,并提議了處理器追蹤格式,這與公司全面發(fā)展策略中提出的為包括ARM、Cadence/Tensilica、CEVA和MIPS在內(nèi)的任何處理器架構(gòu)提供集成化調(diào)試與開發(fā)解決方案一致。

            晶心科技的內(nèi)核都基于高性能的AndeStar? V5 32位及64位架構(gòu),與UltraSoC的合作伙伴關(guān)系將使客戶在使用Andes V5 N25及NX25處理器時(shí),可以去選擇并集成先進(jìn)的嵌入式分析功能。使用晶心科技高性能32位及64位處理器內(nèi)核的客戶,可以在RISC-V處理器追蹤功能之外,還能夠去利用UltraSoC的SoC分析與調(diào)試IP,這些功能結(jié)合在一起就給SoC設(shè)計(jì)師帶來(lái)了全面的可視性,不僅可以觀察內(nèi)核的性能,而且還可以觀察整個(gè)系統(tǒng)的運(yùn)行。

            晶心科技已經(jīng)采用RISC-V來(lái)作為AndeStar V5 即其第五代處理器的架構(gòu),并發(fā)布了其AndesCore?系列可配置處理器IP系列中的兩款高端處理器:32位的N25及64位的NX25。兩種產(chǎn)品都基于RISC-V,且實(shí)際性能都超過3.4 CoreMark/MHz、而邏輯門數(shù)則分別低至30K(N25)和50K(NX25),在采用臺(tái)積電(TSMC)的28nm HPC工藝時(shí)的最高時(shí)鐘時(shí)鐘頻率為1.1GHz。N25和NX25都是高速控制任務(wù)的理想選擇,而用戶在選擇其中任意一款內(nèi)核之后,都能夠從其中可利用的UltraSoC嵌入式智能中獲益。

            晶心科技首席技術(shù)官兼資深研發(fā)副總經(jīng)理蘇泓萌博士表示:“鑒于其超乎尋常的性能/功耗比、靈活的配置及全面的支持工具,N25及NX25 AndesCore處理器被我們的客戶廣泛選用。選擇UltraSoC來(lái)作為嵌入式分析、追蹤和驗(yàn)證領(lǐng)域內(nèi)的優(yōu)先合作伙伴,將給我們的客戶提供一種先進(jìn)的開發(fā)環(huán)境,其中包括在不打擾目標(biāo)行為的情況下對(duì)SoC內(nèi)部運(yùn)行及處理器執(zhí)行情況進(jìn)行的深入觀察。UltraSoC已經(jīng)證明自己正致力于RISC-V生態(tài)系統(tǒng)的開發(fā),因而它顯然是我們V5 RISC-V架構(gòu)的最佳合作伙伴。我們正欣然攜手服務(wù)多家共同的客戶,他們采用晶心科技的Andes N25/NX25處理器以及UltraSoC的IP和追蹤解決方案來(lái)滿足其要求很高的應(yīng)用?!?/p>

            UltraSoC首席執(zhí)行官Rupert Baines表示:“很高興我們能夠與晶心科技共同致力于其創(chuàng)新的RISC-V處理器內(nèi)核,并攜手幫助雙方共同的客戶發(fā)揮其領(lǐng)先的V5 AndeStar架構(gòu)的優(yōu)勢(shì),并使客戶利用UltraSoC的SoC分析及調(diào)試IP和處理器追蹤能力去全面的了解系統(tǒng),從而去實(shí)現(xiàn)設(shè)計(jì)?!?/p>

            RISC-V是一種開放指令集架構(gòu),在最初由加州大學(xué)伯克利分校開發(fā)后,現(xiàn)已快速地被廣泛采用。UltraSoC和晶心科技都是RISC-V基金會(huì)的活躍成員,并在RISC-V的開發(fā)中扮演了積極的角色。兩家公司都參加了所有的RISC-V大會(huì),同時(shí)也都將參加于巴塞羅那舉辦的第八屆RISC-V大會(huì)。

            UltraSoC致力于提供一種最佳工具,來(lái)幫助復(fù)雜系統(tǒng)的設(shè)計(jì)人員對(duì)硬件和軟件的性能同時(shí)進(jìn)行高價(jià)值深入觀察,這種觀察追蹤可以覆蓋整個(gè)電子系統(tǒng),尤其重要的是這種觀察分析功能還可在產(chǎn)品實(shí)際運(yùn)行中發(fā)揮作用,而不只是在設(shè)計(jì)階段;由此帶來(lái)的好處是可以顯著地改善其安全性、防護(hù)能力、性能和功耗。設(shè)計(jì)人員能夠去監(jiān)測(cè)和理解硬件及軟件協(xié)同工作時(shí)情況,并即使在芯片已經(jīng)被植入到一個(gè)整體系統(tǒng)設(shè)計(jì)后都可對(duì)系統(tǒng)進(jìn)行微調(diào)。采用UltraSoC的嵌入式分析技術(shù)可以將開發(fā)成本降低25%,并在避免重新設(shè)計(jì)和縮短產(chǎn)品上市時(shí)間等方面實(shí)現(xiàn)極大的成本節(jié)省并創(chuàng)造競(jìng)爭(zhēng)優(yōu)勢(shì)。



          關(guān)鍵詞: UltraSoC RISC-V

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();