<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 如何基于蜜罐技術(shù)的FPGA實(shí)現(xiàn)技術(shù)?

          如何基于蜜罐技術(shù)的FPGA實(shí)現(xiàn)技術(shù)?

          作者: 時(shí)間:2018-08-07 來源:網(wǎng)絡(luò) 收藏

          系統(tǒng)硬件框圖

          本文引用地址:http://www.ex-cimer.com/article/201808/385631.htm

          整個(gè)系統(tǒng)硬件的核心是Microblaze 處理器,處理器的基本配置和主要外設(shè)包括:

          3.2 硬件功能與指標(biāo)

          一、Microblaze 處理器:

          處理器總線頻率: 66.7 MHz;

          片上內(nèi)存(BRAM):16KB;

          由于Spartan-3e XC3S500E 的BRAM資源有限,沒有選擇 Cache 功能;

          二、基本外設(shè)配置:

          (1)串口:RS232_DCE

          波特率:115200,使用中斷;

          (2)以太網(wǎng)MAC:

          使用 Xilinx Ethernet_MAC IP,其配置參數(shù)為:No DMA,使用中斷,并選擇 FIFO 方式,以滿足在 Xilkernel 系統(tǒng)下,使用lwIP 進(jìn)行 socket 編程的需求;

          (3)定時(shí)器:

          采用一個(gè)32位定時(shí)器,并使用中斷。

          (4)DDR_SRAM:

          使用開發(fā)板上的 32Mx16內(nèi)存,并配置為 OPB DDR。

          此外,系統(tǒng)硬件中還包括:中斷控制器、8個(gè)與通用I/O連接的LED,以及調(diào)試模塊。更為詳盡的硬件平臺細(xì)節(jié),可以參照系統(tǒng)的硬件描述文件(MHS)。


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();