TLV32AC56/57音頻信號處理器介紹
1 引言
本文引用地址:http://www.ex-cimer.com/article/201808/387674.htmTLV320C56/57是美國TI公司生產(chǎn)的音頻處理集成電路(VBAP),它內(nèi)含發(fā)送和接收編譯碼電路以及發(fā)送、接收濾波器,可用于遠(yuǎn)距離語音通訊、數(shù)字信號處理、數(shù)字音頻處理、數(shù)字信號測量等系統(tǒng)和領(lǐng)域。TLV320AC56/57的主要參數(shù)如下:
TLV320AC56/57有DIP和PT兩種封裝形式,圖1所示為其引腳排列圖。
TLV320AC56/57集成電路有壓展和線性兩種工作模式。在壓展工作模式下,數(shù)據(jù)的發(fā)送和接收均為8位;在線性工作模式下,數(shù)據(jù)的發(fā)送和接收為16位,另3位用于衰減控制,也可填充三個(gè)0.
發(fā)送部分可直接與駐極體話筒接口,以將話筒信號送給緩沖放大器變固定電平信號,然后再經(jīng)去噪后送給帶通濾波器。在壓展工作模式下,濾波器輸出信號應(yīng)送給壓展A/D轉(zhuǎn)換器。
接收部分有壓展和線性兩個(gè)D/A轉(zhuǎn)換器,分別用于轉(zhuǎn)換從DIN輸入的串行數(shù)據(jù)。所得的模擬信號送到隔離電容濾波器以濾除帶外信號。濾波器同時(shí)提供(SinX)/X校正以使信號平滑。其輸出信號將直接供給耳機(jī)放大器,該放大器的增益是可調(diào)的,并能提供低功耗的差分輸出。
TLV320AC56/57內(nèi)有一帶隙高精度電源電路,參考電壓VMID等于Vcc/2,對放大電路和話筒偏置提供相當(dāng)于1/2電平的虛地,另一參考電壓可為MICBIAS提供話筒的電流偏置。圖2是它的功能方框圖。
2 引腳功能
下面是TLV320AC56/57的引腳功能說明。其中各引腳后的括號內(nèi)分別是DIP-20和PT-48腳封裝的引腳號,×表示該封裝無此引腳。
AGND(×/34腳):所有內(nèi)部模擬電路地;
AVcc(×/4腳):所有內(nèi)部模擬線中的3V供電電源;
CLK(11/19腳):時(shí)鐘輸入,在固定比特率的情況下,它可作為主時(shí)鐘、發(fā)送和接收數(shù)據(jù)的時(shí)鐘,在可變比特率條件下,CLK僅作主頻時(shí)鐘用;
DCLK(7/14腳):固定或變比特率選擇端。DCLK與VCC相連時(shí),選擇固定比特率模式;DCLK不與VCC相連時(shí),選擇可變比特率模式,這時(shí),DCLK是接收數(shù)據(jù)時(shí)鐘;
DGND(×/27腳):所有數(shù)據(jù)線路的接地端;
DIN(8/15腳):接收數(shù)據(jù)輸入端,在固定比特率模式下,接收數(shù)據(jù)時(shí)鐘頻率的波形負(fù)波時(shí),接收數(shù)據(jù)輸入;
DOUT(13/21腳):發(fā)送數(shù)據(jù)輸出端,當(dāng)發(fā)送數(shù)據(jù)時(shí)鐘的正半波時(shí)發(fā)送數(shù)據(jù);
DVCC(×/9腳):所有內(nèi)部數(shù)據(jù)線路的3V電源;
EARA(2/44腳):耳機(jī)輸出端,與EARB組成差分驅(qū)動輸出;
EARB(3/45腳):耳機(jī)輸出端,與EARA組成差分驅(qū)動輸出(模擬信號輸出);
EARGS(4/46腳):耳機(jī)輸出增益設(shè)置輸入端,一個(gè)外部電阻電壓分配網(wǎng)絡(luò)聯(lián)EARA和EARB兩端,其電壓分配比率決定著功率放大器的增益。當(dāng)EARGS與EARB相連時(shí),增益最大;EARGS與EARA連接時(shí),增益最小。外接RC網(wǎng)絡(luò)可校正耳機(jī)的頻率響應(yīng);
EARMUTE(10/17腳):耳機(jī)輸出靜音控制信號輸入端,當(dāng)EARMUTE為低電平時(shí),輸出放大器靜止,無音頻信號輸出;
評論