<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 業(yè)界動態(tài) > 三星明年完成3nm GAA工藝開發(fā) 性能大漲35%

          三星明年完成3nm GAA工藝開發(fā) 性能大漲35%

          作者:憲瑞 時間:2019-09-12 來源:快科技 收藏

          盡管日本嚴格管制半導(dǎo)體材料多少都會影響三星的芯片、面板研發(fā)、生產(chǎn),但是上周三星依然在日本舉行了“三星晶圓代工論壇”SFF會議,公布了旗下新一代工藝的進展,其中工藝明年就完成開發(fā)了。

          本文引用地址:http://www.ex-cimer.com/article/201909/404760.htm

          三星在10nm、7nm及5nm節(jié)點的進度都會比臺積電要晚一些,導(dǎo)致臺積電幾乎包攬了目前的7nm芯片訂單,三星只搶到IBM、NVIDIA及高通部分訂單。不過三星已經(jīng)把目標放在了未來的工藝上,預(yù)計2021年量產(chǎn)。

          節(jié)點,三星將從FinFET晶體管轉(zhuǎn)向GAA環(huán)繞柵極晶體管工藝,其中3nm工藝使用的是第一代GAA晶體管,官方稱之為3GAE工藝。

          根據(jù)官方所說,基于全新的GAA晶體管結(jié)構(gòu),三星通過使用納米片設(shè)備制造出了MBCFET(Multi-Bridge-Channel FET,多橋-通道場效應(yīng)管),該技術(shù)可以顯著增強晶體管性能,主要取代FinFET晶體管技術(shù)。

          此外,MBCFET技術(shù)還能兼容現(xiàn)有的FinFET制造工藝的技術(shù)及設(shè)備,從而加速工藝開發(fā)及生產(chǎn)。

          在這次的日本SFF會議上,三星還公布了3nm工藝的具體指標,與現(xiàn)在的7nm工藝相比,3nm工藝可將核心面積減少45%,功耗降低50%,性能提升35%。

          在工藝進度上,三星今年4月份已經(jīng)在韓國華城的S3 Line工廠生產(chǎn)7nm芯片,今年內(nèi)完成4nm工藝開發(fā),2020年完成3nm工藝開發(fā)。

          三星明年完成3nm GAA工藝開發(fā) 性能大漲35%



          關(guān)鍵詞: CPU處理器 3nm

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();