<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 業(yè)界動(dòng)態(tài) > CBM96AD56產(chǎn)品介紹

          CBM96AD56產(chǎn)品介紹

          作者: 時(shí)間:2020-03-09 來(lái)源:電子產(chǎn)品世界 收藏

          眾所周知,近幾年國(guó)內(nèi)專用行業(yè)的/DAC需求與日俱增,而中美貿(mào)易摩擦加劇讓很多企業(yè)和應(yīng)用無(wú)法獲取高端/DAC芯片支持,特別是高速/高精度產(chǎn)品更是受到國(guó)外半導(dǎo)體廠家的管控和制約,其中申請(qǐng)License的時(shí)間和周期也讓企業(yè)的生產(chǎn)和制造都受到不同的影響。

          本文引用地址:http://www.ex-cimer.com/article/202003/410720.htm

          image.png 

          芯佰微   產(chǎn)品規(guī)劃 

          image.png

          芯佰微高速 FLASH PIPELINE ADC 產(chǎn)品規(guī)劃

          2020年新品不斷,芯佰微苦練內(nèi)功,突破國(guó)外半導(dǎo)體廠家重重封鎖,除了在高壓運(yùn)放,高速ADC USB接口電路,儀表運(yùn)放等產(chǎn)品上推陳出新,近期又發(fā)布了JESD204B接口的高速ADC轉(zhuǎn)換芯片CBM96AD56,填補(bǔ)了16Bit 4CH,125MSPS的國(guó)內(nèi)空白,給與行業(yè)用戶更多的選擇,性能對(duì)比國(guó)家大廠?,F(xiàn)階段已經(jīng)可以提供樣品測(cè)試,批量供貨

          image.png

          關(guān)于CBM96AD56

          為了實(shí)現(xiàn)了更高的數(shù)據(jù)速率,高速數(shù)據(jù)轉(zhuǎn)換器從傳統(tǒng)的單端CMOS接口,轉(zhuǎn)向使用差動(dòng)LVDS接口。LVDS接口還改善了信號(hào)線路和電源的噪聲耦合。這種接口的缺點(diǎn)是在低采樣速度下功耗更高。

          但是,隨著模數(shù)轉(zhuǎn)換器(ADC)的發(fā)展,其要求更快的采樣速率和更高的通道密度,行業(yè)要求使用比并行LVDS 更快速、功效更高的數(shù)字接口。

          JESD204B接口標(biāo)準(zhǔn)支持?jǐn)?shù)據(jù)速率高達(dá)12.5 Gbps,它還通過(guò)添加確定性延遲功能大大簡(jiǎn)化了多通道同步,這些特性對(duì)于克服許多高速ADC應(yīng)用的系統(tǒng)尺寸和成本限制非常重要。 

          芯佰微發(fā)布的CBM96AD56是一款四通道、16位、125 MSPS 1.8V JESD204B接口的高速模數(shù)轉(zhuǎn)換器(ADC),內(nèi)置片內(nèi)采樣保持電路,專門(mén)針對(duì)低成本、低功耗、小尺寸和易用性而設(shè)計(jì)。產(chǎn)品可以廣泛應(yīng)用于無(wú)線基礎(chǔ)設(shè)施、無(wú)線電收發(fā)器架構(gòu)、便攜式儀器儀表、醫(yī)療成像設(shè)備、雷達(dá)和安全通信等軍用/航空應(yīng)用。

          該產(chǎn)品的轉(zhuǎn)換速率最高可達(dá)125 MSPS,具有杰出的動(dòng)態(tài)性能與低功耗特性,適合比較重視小封裝尺寸的應(yīng)用。動(dòng)態(tài)范圍可高達(dá)91dB,低頻信噪比可達(dá)77dBFS。650MHz的全功率帶寬。

          接口類型

          JESD204B

          LVDS

          最高速率

          12.5Gbps

          1Gbps

          時(shí)鐘線

          不需要,CDR時(shí)鐘

          需要,差分位同步時(shí)鐘線,差分幀同步時(shí)鐘線

          鏈路對(duì)齊

          需要數(shù)據(jù)和時(shí)鐘嚴(yán)格對(duì)齊

          JESD204B接口可有效減少高速數(shù)據(jù)轉(zhuǎn)換器與FPGA等其它器件之間的數(shù)據(jù)輸入/輸出數(shù)目。更少的連線可以簡(jiǎn)化印制電路板的布線,滿足系統(tǒng)小型化的需求。可配置的JESD204B輸出模塊支持每通道最高6.4 Gbps的采樣速率。

          采用1.8 V單電源供電以及LVPECL/CMOS/LVDS兼容型采樣速率時(shí)鐘信號(hào),以便充分發(fā)揮其工作性能。無(wú)需外部基準(zhǔn)電壓源或驅(qū)動(dòng)器件即可滿足許多應(yīng)用需求。

          一個(gè)小型8 mm x 8 mm封裝中集成4個(gè)ADC。低功耗:2通道、125 MSPS時(shí)每通道功耗小200mW。SPI控制提供豐富靈活的特性,可滿足各種特定系統(tǒng)的需求。

          應(yīng)用范圍

          ?   醫(yī)療成像

          ?   高速成像

          ?   無(wú)線電接收機(jī)

          ?   便攜式測(cè)量設(shè)備



          關(guān)鍵詞: ADC SAR

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();