Silicon Labs全新時(shí)鐘解決方案簡化IEEE 1588系統(tǒng)集成
領(lǐng)先的芯片、軟件和解決方案供應(yīng)商 Silicon Labs (亦稱“芯科科技”)日前推出為簡化IEEE 1588實(shí)施而設(shè)計(jì)的全新完整解決方案,可滿足在通信、智能電網(wǎng)、金融交易和工業(yè)中的應(yīng)用。通過在一個(gè)單獨(dú)、統(tǒng)一的軟件實(shí)用程序中結(jié)合PTP配置文件選擇、PTP網(wǎng)絡(luò)配置和物理層時(shí)鐘/端口配置,Silicon Labs業(yè)界領(lǐng)先的多功能軟件工具 ClockBuilder ProTM 可助力設(shè)計(jì)人員加速IEEE 1588系統(tǒng)集成的開發(fā)工作。
本文引用地址:http://www.ex-cimer.com/article/202011/420440.htmSilicon Labs時(shí)鐘產(chǎn)品總經(jīng)理James Wilson表示:“Silicon Labs致力于為業(yè)界提供簡易解決方案以加速實(shí)現(xiàn)IEEE 1588。通過ClockBuilder Pro軟件對(duì)我們IEEE 1588模塊的支持,可以幫助客戶縮短上市時(shí)間,同時(shí)克服集成度較低的解決方案帶來的系統(tǒng)設(shè)計(jì)挑戰(zhàn)?!?/span>
對(duì)于IEEE 1588基于數(shù)據(jù)包時(shí)鐘的采用,已經(jīng)不局限于通信網(wǎng)絡(luò)領(lǐng)域,而是進(jìn)入越來越廣泛的新興應(yīng)用領(lǐng)域,在這些新興應(yīng)用中,系統(tǒng)設(shè)計(jì)人員可能對(duì)時(shí)鐘和同步的經(jīng)驗(yàn)有限。工程師們面臨的一個(gè)關(guān)鍵設(shè)計(jì)挑戰(zhàn)是優(yōu)化IEEE 1588系統(tǒng)級(jí)性能,這受到板級(jí)硬件/軟件設(shè)計(jì)以及網(wǎng)絡(luò)損傷(如流量負(fù)載變化引起的數(shù)據(jù)包延遲變化)的共同影響。
通過整合PTP配置文件選擇、時(shí)鐘/端口編程以及Silicon Labs AccuTimeTM IEEE 1588軟件的簡單控制,Silicon Labs的ClockBuilder Pro軟件為各種網(wǎng)絡(luò)條件和拓?fù)渑渲貌僮魈峁┝藦?qiáng)大、可靠的解決方案。 Silicon Labs IEEE 1588模塊 符合電信(G.8265.1、G.8275.1和G.8275.2)、電源(IEEE C37.238-2011和2017)、廣播視頻(SMPTE 2059.2)以及默認(rèn)配置文件的標(biāo)準(zhǔn)要求,同時(shí)滿足ITU-T G.8261、G.8273.2(T-BC、T-TSC)、G.8273.4(T-BC-P和T-TSC-P)、G.8262、G.812、G.813和Telcordia GR-1244-CORE/GR-253-CORE中對(duì)于時(shí)鐘和同步的嚴(yán)格需求。
評(píng)論